电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A32140DX-FPGB

产品描述Integrator Series FPGAs: 1200XL and 3200DX Families
文件大小604KB,共84页
制造商Actel
官网地址http://www.actel.com/
下载文档 全文预览

A32140DX-FPGB概述

Integrator Series FPGAs: 1200XL and 3200DX Families

文档预览

下载PDF文档
Discontinued – v3.0
v3.0
Integrator Series FPGAs:
1200XL and 3200DX Families
F ea t u re s
H ig h C a p ac it y
G e n e ra l D es c ri p t i o n
2,500 to 30,000 Logic Gates
Up to 3Kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 250 User-Programmable I/O Pins
225 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
H ig h P e r f o r m a nc e
Actel’s Integrator Series FPGAs are the first programmable
logic devices optimized for high-speed system logic
integration. Based on Actel’s proprietary antifuse
technology and 0.6-micron double metal CMOS process,
Integrator Series devices offer a fine-grained, register-rich
architecture with embedded dual-port SRAM and
wide-decode circuitry.
Integrator Series’ 3200DX and 1200XL families were
designed to integrate system logic which is typically
implemented in multiple CPLDs, PALs, and FPGAs. These
devices provide the features and performance required for
today’s complex, high-speed digital logic systems. The
3200DX family offers fast dual-port SRAM for implementing
FIFOs, LIFOs, and temporary data storage. The large
number of storage elements can efficiently address
applications requiring wide datapath manipulation and
transformation functions such as telecommunications,
networking, and DSP.
E a s e - of -I n t e g r a t i o n
• Synthesis-Friendly Architecture Supports ASIC Design
Methodologies.
• 95–100% Device Utilization using Automatic
Place-and-Route Tools.
• Deterministic, User-Controllable Timing Via Timing
Driven Software Tools with Up To 100% Pin Fixing.
• IEEE Standard 1149.1 (JTAG) Boundary Scan Testing.
In t eg r a to r S e ri e s P ro d u ct P r of i l e F a m i l y
1200XL
Device
A1225XL
2,500
N/A
231
220
N/A
N/A
231
2
83
No
A1240XL
4,000
N/A
348
336
N/A
N/A
348
2
104
No
A1280XL
8,000
N/A
624
608
N/A
N/A
624
2
140
No
3200DX
A3265DX
6,500
N/A
510
475
20
N/A
510
2
126
No
PL84
PQ100
PQ160
TQ176
A32100DX
10,000
2,048
700
662
20
8
700
6
152
Yes
PL84
PQ160
PQ208
TQ176
CQ84
A32140DX
14,000
N/A
954
912
24
N/A
954
2
176
Yes
PL84
PQ160
PQ208
TQ176
CQ256
A32200DX
20,000
2,560
1,230
1,184
24
10
1,230
6
202
Yes
PQ208
RQ208
RQ240
CQ208
CQ256
A32300DX
30,000
3,072
1,888
1,833
28
12
1,888
6
250
Yes
RQ208
RQ240
CQ256
Capacity
Logic Gates
1
SRAM Bits
Sequential
Combinatorial
Decode
Logic Modules
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Clocks
User I/O
(Maximum)
JTAG
Packages
PL84
PQ100
VQ100
PG100
PL84 PQ100
PQ144
TQ176
PG132
PL84
PQ160 PQ208
TQ176
PG176 CQ172
Note:
Logic gate capacity does not include SRAM bits as logic.
February 2001
1
© 2001 Actel Corporation
小智科普丨如何正确地理解电源纹波、噪声
关于电源噪声与纹波相关的测试,是每个硬件工程师都避不开的话题。那么如何正确区分纹波与噪声并采用高效的方法测试显得尤其重要。 本篇文章针对电源纹波与噪声的测试做一些简单的描述。 ......
NGI123 测试/测量
求二级管工作时的最大电压应力
求在14V,18V,24V二级管工作时的最大电压应力,看其选型是否满足,此拓扑为反激...
洗洗睡 电源技术
发一个multism的链接,可以下载看看
http://www.verycd.com/topics/2754295/ 本帖最后由 open82977352 于 2010-2-10 16:33 编辑 ]...
zhangkai0215 电子竞赛
Local Bus 地址线问题
从mpc8313e的LA的LA22 LA23 LA24引出三根线接到DSP的HPI管脚,请问如果DSP的片选基地址设为0xF2000000,那么这个UHPI的基地址是怎么算的? 基地址是0xF2000000 + (1 ...
crysball 嵌入式系统
盘点:这些年被Google收购的硬件公司
本帖最后由 jameswangsynnex 于 2015-3-3 19:53 编辑 Google 是个名副其实的收购狂,在05年收购android之前它主要还是围绕广告技术、搜素、图像识别等业务的拓展收购技术和团队,后开始在硬件 ......
azhiking 能源基础设施
关于上班QQ聊天这件事
本帖最后由 懒猫爱飞 于 2019-2-20 16:05 编辑 好吧, 这又是一个得罪人的话题, 但还是谈一谈自己的看法吧 ,这里指的聊天一般是QQ里面关于“技术群”的聊天。 一些人认为聊天可以 ......
懒猫爱飞 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2848  2838  531  884  2504  2  24  32  51  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved