Active Delay Line, 1-Func, 1-Tap, True Output, Hybrid, J LEAD, MODULE-8/4
参数名称 | 属性值 |
零件包装代码 | SOIC |
包装说明 | SOJ, SMDIP4/8,.4 |
针数 | 4 |
Reach Compliance Code | unknown |
JESD-30 代码 | R-XDSO-J4 |
长度 | 12.7 mm |
逻辑集成电路类型 | ACTIVE DELAY LINE |
功能数量 | 1 |
抽头/阶步数 | 1 |
端子数量 | 4 |
最高工作温度 | 85 °C |
最低工作温度 | -40 °C |
输出极性 | TRUE |
封装主体材料 | UNSPECIFIED |
封装代码 | SOJ |
封装等效代码 | SMDIP4/8,.4 |
封装形状 | RECTANGULAR |
封装形式 | SMALL OUTLINE |
电源 | 3/3.3 V |
可编程延迟线 | NO |
Prop。Delay @ Nom-Sup | 93 ns |
认证状态 | Not Qualified |
座面最大高度 | 8.255 mm |
最大供电电压 (Vsup) | 3.6 V |
最小供电电压 (Vsup) | 2.7 V |
标称供电电压 (Vsup) | 3.3 V |
表面贴装 | YES |
技术 | HYBRID |
温度等级 | INDUSTRIAL |
端子形式 | J BEND |
端子节距 | 2.54 mm |
端子位置 | DUAL |
总延迟标称(td) | 90 ns |
宽度 | 9.525 mm |
Base Number Matches | 1 |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved