电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3P125-1PQG144PP

产品描述FPGA, 24576 CLBS, 1000000 GATES, 350 MHz, PBGA144
产品类别半导体    可编程逻辑器件   
文件大小6MB,共206页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A3P125-1PQG144PP概述

FPGA, 24576 CLBS, 1000000 GATES, 350 MHz, PBGA144

现场可编程门阵列, 24576 CLBS, 1000000 门, 350 MHz, PBGA144

A3P125-1PQG144PP规格参数

参数名称属性值
功能数量1
端子数量144
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压1.58 V
最小供电/工作电压1.42 V
额定供电电压1.5 V
加工封装描述13× 13 MM, 1.45 MM HEIGHT, 1 MM PITCH, 绿色, FBGA-144
无铅Yes
欧盟RoHS规范Yes
状态TRANSFERRED
工艺CMOS
包装形状SQUARE
包装尺寸GRID 阵列, 低 PROFILE
表面贴装Yes
端子形式BALL
端子间距1 mm
端子涂层锡 银 铜
端子位置BOTTOM
包装材料塑料/环氧树脂
温度等级INDUSTRIAL
组织24576 CLBS, 1000000 门
最大FCLK时钟频率350 MHz
可配置逻辑模块数量24576
可编程逻辑类型FIELD PROGRAMMABLE GATE 阵列
等效门电路数量1.00E6

文档预览

下载PDF文档
v1.0
ProASIC3 Flash Family FPGAs
with Optional Soft ARM
®
Support
Features and Benefits
High Capacity
• 15 k to 1 M System Gates
• Up to 144 kbits of True Dual-Port SRAM
• Up to 300 User I/Os
®
Reprogrammable Flash Technology
130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS Process
Live at Power-Up (LAPU) Level 0 Support
Single-Chip Solution
Retains Programmed Design when Powered Off
High Performance
• 350 MHz System Performance
• 3.3 V, 66 MHz 64-Bit PCI
Clock Conditioning Circuit (CCC) and PLL
• 1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
• Bank-Selectable I/O Voltages—up to 4 Banks per Chip
• Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V, 3.3 V PCI / 3.3 V PCI-X
and LVCMOS
2.5 V / 5.0 V Input
• Differential I/O Standards: LVPECL, LVDS, B-LVDS, and
M-LVDS (A3P250 and above)
• I/O Registers on Input, Output, and Enable Paths
• Hot-Swappable and Cold Sparing I/Os
• Programmable Output Slew Rate
and Drive Strength
• Weak Pull-Up/-Down
• IEEE 1149.1 (JTAG) Boundary Scan Test
• Pin-Compatible Packages across the ProASIC3 Family
• Six CCC Blocks, One with an Integrated PLL
• Configurable
Phase-Shift,
Multiply/Divide,
Capabilities and External Feedback
• Wide Input Frequency Range (1.5 MHz to 350 MHz)
Delay
In-System Programming (ISP) and Security
• Secure ISP Using On-Chip 128-Bit Advanced Encryption
Standard (AES) Decryption (except ARM-enabled ProASIC
®
3
devices) via JTAG (IEEE 1532–compliant)
• FlashLock
®
to Secure FPGA Contents
Embedded Memory
Low Power
• Core Voltage for Low Power
• Support for 1.5 V-Only Systems
• Low-Impedance Flash Switches
• 1 kbit of FlashROM User Nonvolatile Memory
• SRAMs and FIFOs with Variable-Aspect-Ratio 4,608-Bit RAM
Blocks (×1, ×2, ×4, ×9, and ×18 organizations)
• True Dual-Port SRAM (except ×18)
High-Performance Routing Hierarchy
• Segmented, Hierarchical Routing and Clock Structure
ARM Processor Support in ProASIC3 FPGAs
• M1 and M7 ProASIC3 Devices—Cortex-M1 and CoreMP7 Soft
Processor Available with or without Debug
Advanced I/O
• 700 Mbps DDR, LVDS-Capable I/Os (A3P250 and above)
ProASIC3 Product Family
ProASIC3 Devices
ARM7 Devices
1
Cortex-M1 Devices
1
System Gates
Typical Equivalent Macrocells
VersaTiles (D-flip-flops)
RAM kbits (1,024 bits)
4,608-Bit Blocks
FlashROM Bits
Secure (AES) ISP
2
Integrated PLL in CCCs
VersaNet Globals
3
I/O Banks
Maximum User I/Os
Package Pins
QFN
VQFP
TQFP
PQFP
FBGA
A3P015
A3P030
A3P060
A3P125
A3P250
M1A3P250
250 k
6,144
36
8
1k
Yes
1
18
4
157
QN132
5
VQ100
PQ208
FG144/256
5
PQ208
FG144/256/
484
PQ208
FG144/256/
484
PQ208
FG144/256/
484
A3P400
M1A3P400
400 k
9,216
54
12
1k
Yes
1
18
4
194
A3P600
M1A3P600
600 k
13,824
108
24
1k
Yes
1
18
4
235
A3P1000
M7A3P1000
M1A3P1000
1M
24,576
144
32
1k
Yes
1
18
4
300
15 k
128
384
1k
6
2
49
QN68
30 k
256
768
1k
6
2
81
QN132
VQ100
60 k
512
1,536
18
4
1k
Yes
1
18
2
96
QN132
VQ100
TQ144
FG144
125 k
1,024
3,072
36
8
1k
Yes
1
18
2
133
QN132
VQ100
TQ144
PQ208
FG144
Notes:
1. Refer to the
CoreMP7
datasheet or
Cortex-M1
product brief for more information.
2. AES is not available for ARM-enabled ProASIC3 devices.
3. Six chip (main) and three quadrant global networks are available for A3P060 and above.
4. For higher densities and support of additional features, refer to the
ProASIC3E Flash Family FPGAs
handbook.
5. The M1A3P250 device does not support this package.
† A3P015 and A3P030 devices do not support this feature.
February 2008
© 2008 Actel Corporation
‡ Supported only by A3P015 and A3P030 devices.
I
TWS耳机设计如何做好开关检测
TWS(True Wireless Stereo, 真无线蓝牙耳机)需要检测充电仓盖的开合,以及耳机是否在位,在这一检测功能中,霍尔器件因为反应灵敏,体积小,功耗低,受到越来越多的客户的青睐。在本文中,我 ......
qwqwqw2088 模拟与混合信号
TI低功耗
飞思卡尔的传感器真好用,感觉美美哒~~~传感器部分全部调出来啦~~今天是用导线代替导电漆试的,完全没问题。只是导线的电阻太小,距离太有限制了,等买的导电漆来了再试试,现在调MPR121和单片 ......
刘才 微控制器 MCU
FAQ|Littelfuse 直播:如何提高物联网时代智能楼宇电子设备的安全与可靠性
直播详情:如何提高物联网时代智能楼宇电子设备的安全与可靠性 直播主题:如何提高物联网时代智能楼宇电子设备的安全与可靠性 直播讲师:李晓辉 直播FAQ摘录: ......
EEWORLD社区 工业自动化与控制
数据手册上IO驱动能力图形看不懂,求解释
这两个图的测试电路图到底是什么,方向是向外还是向里呢?...
451070257 微控制器 MCU
有人用过ST的vl53l0x激光测距传感器吗?
发现一个奇怪的问题,目前拿了一个挡片和进行测距,基本没啥问题,挡片是一个半径不到2CM的圆片。测距时后面1米内没有其他物体,测距是正常的,当1米内有物体感觉就在测量挡片后面的物体。 ......
buildele ST传感器与低功耗无线技术论坛
自制"心跳"显示机(初级版)
大家好,刚刚玩液晶,一直对动态波形的显示很有兴趣,于是买书看了几天,学会了画线,画圆,而且很想知道医用脉搏检测的原理,于是做了一个最简单的.家里只能找到这些东西,没有时间去做精细的设计,以后 ......
小丸子 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1216  913  1351  849  703  22  8  12  55  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved