电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3P250-2FG144I

产品描述FPGA, 24576 CLBS, 1000000 GATES, 350 MHz, PBGA144
产品类别可编程逻辑器件    可编程逻辑   
文件大小6MB,共206页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A3P250-2FG144I在线购买

供应商 器件名称 价格 最低购买 库存  
A3P250-2FG144I - - 点击查看 点击购买

A3P250-2FG144I概述

FPGA, 24576 CLBS, 1000000 GATES, 350 MHz, PBGA144

现场可编程门阵列, 24576 CLBS, 1000000 门, 350 MHz, PBGA144

A3P250-2FG144I规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Actel
包装说明1 MM PITCH, FBGA-144
Reach Compliance Codeunknow
JESD-30 代码S-PBGA-B144
长度13 mm
湿度敏感等级3
等效关口数量250000
端子数量144
最高工作温度85 °C
最低工作温度-40 °C
组织250000 GATES
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.55 mm
最大供电电压1.575 V
最小供电电压1.425 V
标称供电电压1.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式BALL
端子节距1 mm
端子位置BOTTOM
宽度13 mm

文档预览

下载PDF文档
v1.0
ProASIC3 Flash Family FPGAs
with Optional Soft ARM
®
Support
Features and Benefits
High Capacity
• 15 k to 1 M System Gates
• Up to 144 kbits of True Dual-Port SRAM
• Up to 300 User I/Os
®
Reprogrammable Flash Technology
130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS Process
Live at Power-Up (LAPU) Level 0 Support
Single-Chip Solution
Retains Programmed Design when Powered Off
High Performance
• 350 MHz System Performance
• 3.3 V, 66 MHz 64-Bit PCI
Clock Conditioning Circuit (CCC) and PLL
• 1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
• Bank-Selectable I/O Voltages—up to 4 Banks per Chip
• Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V, 3.3 V PCI / 3.3 V PCI-X
and LVCMOS
2.5 V / 5.0 V Input
• Differential I/O Standards: LVPECL, LVDS, B-LVDS, and
M-LVDS (A3P250 and above)
• I/O Registers on Input, Output, and Enable Paths
• Hot-Swappable and Cold Sparing I/Os
• Programmable Output Slew Rate
and Drive Strength
• Weak Pull-Up/-Down
• IEEE 1149.1 (JTAG) Boundary Scan Test
• Pin-Compatible Packages across the ProASIC3 Family
• Six CCC Blocks, One with an Integrated PLL
• Configurable
Phase-Shift,
Multiply/Divide,
Capabilities and External Feedback
• Wide Input Frequency Range (1.5 MHz to 350 MHz)
Delay
In-System Programming (ISP) and Security
• Secure ISP Using On-Chip 128-Bit Advanced Encryption
Standard (AES) Decryption (except ARM-enabled ProASIC
®
3
devices) via JTAG (IEEE 1532–compliant)
• FlashLock
®
to Secure FPGA Contents
Embedded Memory
Low Power
• Core Voltage for Low Power
• Support for 1.5 V-Only Systems
• Low-Impedance Flash Switches
• 1 kbit of FlashROM User Nonvolatile Memory
• SRAMs and FIFOs with Variable-Aspect-Ratio 4,608-Bit RAM
Blocks (×1, ×2, ×4, ×9, and ×18 organizations)
• True Dual-Port SRAM (except ×18)
High-Performance Routing Hierarchy
• Segmented, Hierarchical Routing and Clock Structure
ARM Processor Support in ProASIC3 FPGAs
• M1 and M7 ProASIC3 Devices—Cortex-M1 and CoreMP7 Soft
Processor Available with or without Debug
Advanced I/O
• 700 Mbps DDR, LVDS-Capable I/Os (A3P250 and above)
ProASIC3 Product Family
ProASIC3 Devices
ARM7 Devices
1
Cortex-M1 Devices
1
System Gates
Typical Equivalent Macrocells
VersaTiles (D-flip-flops)
RAM kbits (1,024 bits)
4,608-Bit Blocks
FlashROM Bits
Secure (AES) ISP
2
Integrated PLL in CCCs
VersaNet Globals
3
I/O Banks
Maximum User I/Os
Package Pins
QFN
VQFP
TQFP
PQFP
FBGA
A3P015
A3P030
A3P060
A3P125
A3P250
M1A3P250
250 k
6,144
36
8
1k
Yes
1
18
4
157
QN132
5
VQ100
PQ208
FG144/256
5
PQ208
FG144/256/
484
PQ208
FG144/256/
484
PQ208
FG144/256/
484
A3P400
M1A3P400
400 k
9,216
54
12
1k
Yes
1
18
4
194
A3P600
M1A3P600
600 k
13,824
108
24
1k
Yes
1
18
4
235
A3P1000
M7A3P1000
M1A3P1000
1M
24,576
144
32
1k
Yes
1
18
4
300
15 k
128
384
1k
6
2
49
QN68
30 k
256
768
1k
6
2
81
QN132
VQ100
60 k
512
1,536
18
4
1k
Yes
1
18
2
96
QN132
VQ100
TQ144
FG144
125 k
1,024
3,072
36
8
1k
Yes
1
18
2
133
QN132
VQ100
TQ144
PQ208
FG144
Notes:
1. Refer to the
CoreMP7
datasheet or
Cortex-M1
product brief for more information.
2. AES is not available for ARM-enabled ProASIC3 devices.
3. Six chip (main) and three quadrant global networks are available for A3P060 and above.
4. For higher densities and support of additional features, refer to the
ProASIC3E Flash Family FPGAs
handbook.
5. The M1A3P250 device does not support this package.
† A3P015 and A3P030 devices do not support this feature.
February 2008
© 2008 Actel Corporation
‡ Supported only by A3P015 and A3P030 devices.
I
关于DDR布线的讨论
这两天在做一块板子,上边有颗DDR走线让我很头疼,查了很多文章,各种各样的说法都有,所以希望在这里和诸位一起探讨下,我是个菜鸟,还望各位大虾指点迷津,点化我一招半式,助我早日脱 ......
asqw1108 PCB设计
页面怎么出问题了?
页面怎么出问题了?...
fq1110 TI技术论坛
长大了要为父母做的8件事
第1件:定期带父母去做体检 ; 第2件:父母的零花钱不能少; 第3件:帮父母完成年轻时未完成的梦想; 第4件:陪父母重游故地; 第5件:与父母一起拜访他们的朋友; 第6件:经常给父母拍照 ......
欣之 聊聊、笑笑、闹闹
恒流恒压的锂电池充电控制板
这是一种恒流恒压的锂电池充电控制板,图中Q1、R1、W1、TL431组成精密可调稳压电路。Q2、W2、R2构成可调恒流电路。Q3、R3、R4、R5、LED为充电指示电路。随着被充电锂电池电压逐渐上升,充电电流 ......
程序天使 电源技术
dsp新手求赐教:毕业设计用dsp控制气动伺服系统
本人是机械专业的,毕业设计是气动机械手的速度控制,想用dsp做控制器,但是本人接触dsp才一个多月,看了几本dsp的书看得云里雾里,想请教论坛里的大神,像这种运动控制的算法怎么用c语言编出来 ......
zenghao1987 DSP 与 ARM 处理器
请教关于内存读写的问题
最近想学习一下读写内存和端口的方法,但遇到了几个问题,希望高手指点一下: 1.2G内存,我可以操作的最大内存地址是多少? (是不是2048M * 1024K * 1024B * 8 的十六进制,结果是400000000,这 ......
suery 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1400  1465  1044  2316  759  51  47  33  50  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved