电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX08A-TQG208

产品描述FPGA, 4024 CLBS, 108000 GATES, 192 MHz, CQFP208
产品类别半导体    可编程逻辑器件   
文件大小676KB,共108页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A54SX08A-TQG208概述

FPGA, 4024 CLBS, 108000 GATES, 192 MHz, CQFP208

现场可编程门阵列, 4024 CLBS, 108000 门, 192 MHz, CQFP208

A54SX08A-TQG208规格参数

参数名称属性值
功能数量1
端子数量208
最大工作温度125 Cel
最小工作温度-55 Cel
最大供电/工作电压2.75 V
最小供电/工作电压2.25 V
额定供电电压2.5 V
加工封装描述陶瓷, CQFP-208
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸FLATPACK
表面贴装Yes
端子形式FLAT
端子间距0.5000 mm
端子涂层锡 铅
端子位置
包装材料陶瓷, 金属-SEALED COFIRED
温度等级MILITARY
组织4024 CLBS, 108000 门
最大FCLK时钟频率192 MHz
可配置逻辑模块数量4024
可编程逻辑类型FIELD PROGRAMMABLE GATE 阵列
等效门电路数量108000
一个CLB模块最大延时1.4 ns

文档预览

下载PDF文档
v5.3
SX-A Family FPGAs
u e
Leading-Edge Performance
250 MHz System Performance
350 MHz Internal Performance
Specifications
12,000 to 108,000 Available System Gates
Up to 360 User-Programmable I/O Pins
Up to 2,012 Dedicated Flip-Flops
0.22
μ
/ 0.25
μ
CMOS Process Technology
Features
Hot-Swap Compliant I/Os
Power-Up/Down Friendly (No Sequencing Required
for Supply Voltages)
66 MHz PCI Compliant
Nonvolatile, Single-Chip Solution
Configurable I/O Support for 3.3 V / 5 V PCI, 5 V
TTL, 3.3 V LVTTL, 2.5 V LVCMOS2
2.5 V, 3.3 V, and 5 V Mixed-Voltage Operation with
5 V Input Tolerance and 5 V Drive Strength
Devices Support Multiple Temperature Grades
Configurable Weak-Resistor Pull-Up or Pull-Down
for I/O at Power-Up
Individual Output Slew Rate Control
Up to 100% Resource Utilization and 100% Pin
Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Boundary-Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Actel Secure Programming Technology with
FuseLock™ Prevents Reverse Engineering and
Design Theft
Table 1 •
SX-A Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Dedicated Flip-Flops
Maximum Flip-Flops
Maximum User I/Os
Global Clocks
Quadrant Clocks
Boundary Scan Testing
3.3 V / 5 V PCI
Input Set-Up (External)
Speed
Grades
2
Temperature Grades
Package (by pin count)
PQFP
TQFP
PBGA
FBGA
CQFP
Notes:
1. A maximum of 512 registers is possible if all 512 C cells are used to build an additional 256 registers.
2. All –3 speed grades have been discontinued.
A54SX08A
8,000
12,000
768
512
256
512
1
130
3
0
Yes
Yes
0 ns
–F, Std, –1, –2
C, I, A, M
208
100, 144
144
A54SX16A
16,000
24,000
1,452
924
528
990
180
3
0
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
100, 144
144, 256
A54SX32A
32,000
48,000
2,880
1,800
1,080
1,980
249
3
0
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
100, 144, 176
329
144, 256, 484
208, 256
A54SX72A
72,000
108,000
6,036
4,024
2,012
4,024
360
3
4
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
256, 484
208, 256
February 2007
© 2007 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
分享一段话
昨天读文章看到这段话和大家分享:“复杂的事情简单去做简单的事情认真去做认真的事情重复去做重复的事情创新去做”...
feifei 聊聊、笑笑、闹闹
atmega16串口发字符有问题
只发一个字符a延时一下,再发一个a。这样循环下去,串口终端上能正常显示,但是当连续发多个a,然后延时一下,再连续发多个a,串口中断上就出乱码了,求指点,谢谢了...
woshiyulei Microchip MCU
15075018luerdu
老师,我做数字频率计时要对输入信号进行放大,我用的是高频放大器(集成块),老师,麻烦你给我一些资料。...
15075018luerdu 单片机
可编程序控制器在电气控制系统改造中的应用
介绍了 ,-$%"-型冲击试验机的工作原理,并运用西门子小型可编程序控制器(012)代替冲击试验机的继电接触控制系统,实现对原电器系统的改造。...
frozenviolet FPGA/CPLD
quartus II 11.0 无法生成pof和sof文件
quartus II 11.0 无法生成pof和sof文件,以前用9.0版本的,刚装这个版本的,还不会用。...
zhenpeng25 FPGA/CPLD
ccs下汇编指令编译出错
请教大家个问题: 我用的ccs4.2,开发板是ti原装DEMO板F28M35,我在cortex-m3核下实验, 出现的问题是: 在汇编程序里有一条指令:strgeb r5, 编译会报错:Condition codes not al ......
luanma0428 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 567  563  1010  960  951  23  8  55  3  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved