电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX08P-1PLG208PP

产品描述FPGA, 1452 CLBS, 16000 GATES, 350 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小432KB,共64页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A54SX08P-1PLG208PP概述

FPGA, 1452 CLBS, 16000 GATES, 350 MHz, PQFP208

现场可编程门阵列, 1452 CLBS, 16000 门, 350 MHz, PQFP208

A54SX08P-1PLG208PP规格参数

参数名称属性值
端子数量208
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-143, QFP-208
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max350 MHz
一个CLB模块最大延时0.6000 ns
jesd_30_codeS-PQFP-G208
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量1452
等效门电路数量16000
组织1452 CLBS, 16000 GATES
包装材料PLASTIC/EPOXY
ckage_codeFQFP
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max4.1 mm
额定供电电压3.3 V
最小供电电压3 V
最大供电电压3.6 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.5000 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length28 mm
width28 mm
dditional_featureCAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE

文档预览

下载PDF文档
v3.2
SX Family FPGAs
u e
Leading Edge Performance
320 MHz Internal Performance
3.7 ns Clock-to-Out (Pin-to-Pin)
0.1 ns Input Setup
0.25 ns Clock Skew
Features
66 MHz PCI
CPLD and FPGA Integration
Single-Chip Solution
100% Resource Utilization with 100% Pin Locking
3.3 V and 5.0 V Operation with 5.0 V Input Tolerance
Very Low Power Consumption
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Debug Capability
with Silicon Explorer II
Boundary Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Secure Programming Technology Prevents Reverse
Engineering and Design Theft
Specifications
12,000 to 48,000 System Gates
Up to 249 User-Programmable I/O Pins
Up to 1,080 Flip-Flops
0.35 µ CMOS
SX Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Setup (external)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
A54SX08
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1,800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2006
© 2006 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
有没有大神有自恢复的过流过压保护电路
要做一个自恢复的过流过压保护电路,220v的,试了很久都不能实现功能,求大神相助 ...
lebronssss 模拟电子
[R7F0C809] 第一弹 收到板子晒晒
第二季瑞萨的活动了,在第一季的活动中,由于经验不足,导致自己没有获得一个好的奖品,今年我又来了,我要再战一次。。 今年开始工作,玩板子的时间也仅限周末了,刚刚收到板子,今 ......
陌路绝途 瑞萨MCU/MPU
13、Beaglebone外围电路设计第四周:关于AM335x 的浮点型使用的心得体会!!
设计来到了第四周,这一周,我用Stellaris Graphics Library 设计了数据采集的LCD界面,这个会在下一个帖子里和大家分享! 我这次要讲的是关于AM335x 的浮点型使用的心得体会,我的设计里面要 ......
anananjjj DSP 与 ARM 处理器
WinCE 4.2下如何用命令行编译
公司有一块只支持WinCE4.2的板子,我想在上面做一些蓝牙的学习。 但由于不知道怎么进行命令行编译,所以每次编译都要花很多时间。 我听说可以用命令行来编译,我知道可以在build菜单下点击o ......
bonjovi2003 嵌入式系统
上位机与dsp的sci通讯程序,小弟改的,初学者,大家帮我看下,那有问题!我改下。
#include "DSP2833x_Device.h" // DSP2833x Headerfile Include File #include "DSP2833x_Examples.h" // DSP2833x Examples Include File #define SCI 1 #define UART_INT 0 / ......
haha520525 DSP 与 ARM 处理器
转rp同志的经验总结:关于PCB以及其他,大家应该知道的事
一直在PCB行业混,经历过了各种各样的事情,关于工作的,找工作的,什么事情都遇到过,一个一个的去讲,恐怕一下两下说不清楚,这里捡干的捞点,如下: 1,写给刚入门的工程师。进入PCB这行 ......
逍遥 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1212  2147  2771  2685  1388  25  44  56  55  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved