电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX16P-1PLG208

产品描述FPGA, 1452 CLBS, 16000 GATES, 350 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小432KB,共64页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A54SX16P-1PLG208概述

FPGA, 1452 CLBS, 16000 GATES, 350 MHz, PQFP208

现场可编程门阵列, 1452 CLBS, 16000 门, 350 MHz, PQFP208

A54SX16P-1PLG208规格参数

参数名称属性值
端子数量208
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-143, QFP-208
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max350 MHz
一个CLB模块最大延时0.6000 ns
jesd_30_codeS-PQFP-G208
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量1452
等效门电路数量16000
组织1452 CLBS, 16000 GATES
包装材料PLASTIC/EPOXY
ckage_codeFQFP
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max4.1 mm
额定供电电压3.3 V
最小供电电压3 V
最大供电电压3.6 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.5000 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length28 mm
width28 mm
dditional_featureCAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE

文档预览

下载PDF文档
v3.2
SX Family FPGAs
u e
Leading Edge Performance
320 MHz Internal Performance
3.7 ns Clock-to-Out (Pin-to-Pin)
0.1 ns Input Setup
0.25 ns Clock Skew
Features
66 MHz PCI
CPLD and FPGA Integration
Single-Chip Solution
100% Resource Utilization with 100% Pin Locking
3.3 V and 5.0 V Operation with 5.0 V Input Tolerance
Very Low Power Consumption
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Debug Capability
with Silicon Explorer II
Boundary Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Secure Programming Technology Prevents Reverse
Engineering and Design Theft
Specifications
12,000 to 48,000 System Gates
Up to 249 User-Programmable I/O Pins
Up to 1,080 Flip-Flops
0.35 µ CMOS
SX Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Setup (external)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
A54SX08
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1,800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2006
© 2006 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
嵌入式以后干啥
咱们学嵌入式的以后工作方向是什么啊?大哥大姐帮帮忙,解决小弟我的疑惑吧,让我好明确一下方向呀。...
kl829 嵌入式系统
关于编译驱动模块的问题
我做了下面几个事情 1:下载了驱动源码的tar包 2:下载了版本2.6.21的kernel源码包 3:我知道了要先编译这个包之后,才可以编译驱动源码。 但是我不知道; 1:按什么要求去编译这个kerne ......
18545862 嵌入式系统
买TI开发板新途径
我买的《TI C5000 DSP开发套件给力促销 》中的开发板已经从美国发出,大约半个月能收到,不是自己买的,直接找的TI在各地的技术支持人员买的,不知道算不算是一个办法:Laugh:...
fengzhang2002 DSP 与 ARM 处理器
【平头哥Sipeed LicheeRV 86 Panel测评】自制CKLink-lite调试器,调试D1裸机编程
本帖最后由 mars4zhu 于 2022-4-19 11:53 编辑 自制CKLink-lite调试器,调试D1裸机编程 摘要: 使用了一块STM32F103开发板(市面上最常见的正点原子的miniSTM32开发板),利用平头 ......
mars4zhu 国产芯片交流
[急]关于宽带机顶盒的问题!
我想咨询一下各位大侠,用一个机顶盒直接连接局域网,点播局域网内视频服务器上的影片,阅读局域网Web服务器上的新闻,并提供外接端口可连接电脑上网,这样的机顶盒好实现么?造价一般是多少? ......
sun139 嵌入式系统
UNICODE字节流如何转换成字符串(内含中文)?
在wince5.0上调用别人的动态库,返回的是UNICODE的字节流(BYTE data), 我使用以下方法转换: CString str; for( i=0; i...
Jamie 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2071  1905  1918  118  65  31  13  59  27  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved