电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX16P-2PL208I

产品描述FPGA, 1452 CLBS, 16000 GATES, 350 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小432KB,共64页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A54SX16P-2PL208I概述

FPGA, 1452 CLBS, 16000 GATES, 350 MHz, PQFP208

现场可编程门阵列, 1452 CLBS, 16000 门, 350 MHz, PQFP208

A54SX16P-2PL208I规格参数

参数名称属性值
端子数量208
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-143, QFP-208
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max350 MHz
一个CLB模块最大延时0.6000 ns
jesd_30_codeS-PQFP-G208
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量1452
等效门电路数量16000
组织1452 CLBS, 16000 GATES
包装材料PLASTIC/EPOXY
ckage_codeFQFP
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max4.1 mm
额定供电电压3.3 V
最小供电电压3 V
最大供电电压3.6 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.5000 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length28 mm
width28 mm
dditional_featureCAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE

文档预览

下载PDF文档
v3.2
SX Family FPGAs
u e
Leading Edge Performance
320 MHz Internal Performance
3.7 ns Clock-to-Out (Pin-to-Pin)
0.1 ns Input Setup
0.25 ns Clock Skew
Features
66 MHz PCI
CPLD and FPGA Integration
Single-Chip Solution
100% Resource Utilization with 100% Pin Locking
3.3 V and 5.0 V Operation with 5.0 V Input Tolerance
Very Low Power Consumption
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Debug Capability
with Silicon Explorer II
Boundary Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Secure Programming Technology Prevents Reverse
Engineering and Design Theft
Specifications
12,000 to 48,000 System Gates
Up to 249 User-Programmable I/O Pins
Up to 1,080 Flip-Flops
0.35 µ CMOS
SX Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Setup (external)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
A54SX08
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1,800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2006
© 2006 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
毕业三年后的感想
时间真的很快,转眼间,我毕业三年了。自己算很幸运吧,能做上自己喜欢的工作,也就是编程,画画PCB。 自己打小就喜欢电子,所以感觉有时候学起来感觉没 ......
weizhongc 聊聊、笑笑、闹闹
收购一块sensortag,有闲置的童鞋可以联系我哈
最近想玩玩蓝牙,收一块板子和一个调试器,有不用的同学可以联系我 QQ:714913669...
lyncxy119 无线连接
请教:与pc进行无线通信的数据采集(数据达到10Mbps)系统的设计思路?
想实现嵌入式系统和上位机的无线通信,即要通过无线网卡模块,再通过无线路由器和上位机进行通信。 我的这个无线网卡模块是想要支持wifi协议的。 电脑通过无线方式控制我的这个数据采集系 ......
txkssq 嵌入式系统
急,嵌入式系统设计师?
软考里面似乎有这一个的呢, 谁能详细介绍一下哈? 考这个有用么? 她和计算机专业所学的相比怎么样呢? 对硬件知识要求怎么样? 谢谢!...
juanchen 嵌入式系统
【行空板 Python编程学习主控板】LED和光线传感器使用体验-自动灯光控制器实现
a80badf9bdff0a8810218e4e1f462c91 前言 前面我们已经了解了Python的开发环境,现在开始我们逐一测试各个传感器和接口模块。 先从最简单的开始,先了解IO的操作,控制LED。另外为了体验 ......
qinyunti 嵌入式系统
DSP外部地址的数据乱变
DSP是采用28335,外部总线XINTF的地址是0x4000开始,外部总线上面有设备(CPLD)的时候,DSP程序采用断点调试,观察memory的地址0x4000区域数据,自己想改变的地方的数据没有变化,反而其他的数 ......
nealfei DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 102  2416  628  651  1813  27  3  31  15  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved