电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX72A-1TQG208I

产品描述FPGA, 4024 CLBS, 108000 GATES, 192 MHz, CQFP208
产品类别半导体    可编程逻辑器件   
文件大小676KB,共108页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A54SX72A-1TQG208I概述

FPGA, 4024 CLBS, 108000 GATES, 192 MHz, CQFP208

现场可编程门阵列, 4024 CLBS, 108000 门, 192 MHz, CQFP208

A54SX72A-1TQG208I规格参数

参数名称属性值
功能数量1
端子数量208
最大工作温度125 Cel
最小工作温度-55 Cel
最大供电/工作电压2.75 V
最小供电/工作电压2.25 V
额定供电电压2.5 V
加工封装描述陶瓷, CQFP-208
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸FLATPACK
表面贴装Yes
端子形式FLAT
端子间距0.5000 mm
端子涂层锡 铅
端子位置
包装材料陶瓷, 金属-SEALED COFIRED
温度等级MILITARY
组织4024 CLBS, 108000 门
最大FCLK时钟频率192 MHz
可配置逻辑模块数量4024
可编程逻辑类型FIELD PROGRAMMABLE GATE 阵列
等效门电路数量108000
一个CLB模块最大延时1.4 ns

文档预览

下载PDF文档
v5.3
SX-A Family FPGAs
u e
Leading-Edge Performance
250 MHz System Performance
350 MHz Internal Performance
Specifications
12,000 to 108,000 Available System Gates
Up to 360 User-Programmable I/O Pins
Up to 2,012 Dedicated Flip-Flops
0.22
μ
/ 0.25
μ
CMOS Process Technology
Features
Hot-Swap Compliant I/Os
Power-Up/Down Friendly (No Sequencing Required
for Supply Voltages)
66 MHz PCI Compliant
Nonvolatile, Single-Chip Solution
Configurable I/O Support for 3.3 V / 5 V PCI, 5 V
TTL, 3.3 V LVTTL, 2.5 V LVCMOS2
2.5 V, 3.3 V, and 5 V Mixed-Voltage Operation with
5 V Input Tolerance and 5 V Drive Strength
Devices Support Multiple Temperature Grades
Configurable Weak-Resistor Pull-Up or Pull-Down
for I/O at Power-Up
Individual Output Slew Rate Control
Up to 100% Resource Utilization and 100% Pin
Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Boundary-Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Actel Secure Programming Technology with
FuseLock™ Prevents Reverse Engineering and
Design Theft
Table 1 •
SX-A Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Dedicated Flip-Flops
Maximum Flip-Flops
Maximum User I/Os
Global Clocks
Quadrant Clocks
Boundary Scan Testing
3.3 V / 5 V PCI
Input Set-Up (External)
Speed
Grades
2
Temperature Grades
Package (by pin count)
PQFP
TQFP
PBGA
FBGA
CQFP
Notes:
1. A maximum of 512 registers is possible if all 512 C cells are used to build an additional 256 registers.
2. All –3 speed grades have been discontinued.
A54SX08A
8,000
12,000
768
512
256
512
1
130
3
0
Yes
Yes
0 ns
–F, Std, –1, –2
C, I, A, M
208
100, 144
144
A54SX16A
16,000
24,000
1,452
924
528
990
180
3
0
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
100, 144
144, 256
A54SX32A
32,000
48,000
2,880
1,800
1,080
1,980
249
3
0
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
100, 144, 176
329
144, 256, 484
208, 256
A54SX72A
72,000
108,000
6,036
4,024
2,012
4,024
360
3
4
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
256, 484
208, 256
February 2007
© 2007 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
在哪儿能下到MARVELL的8686的驱动源码?
最近自学wifi驱动,在网上看了很多人说源码在Marvell的官网可以下到,我找了半天也没有。 有谁知道哪儿有的下?或是哪位好心人传给我一份吧,我要WINCE下,sdio接口驱动。。。...
wangdian2009 嵌入式系统
你好,我也在做wince下的读取本机号码的功能,但是还不知道怎么实现,可以指点下吗?
你好,我也在做wince下的读取本机号码的功能,但是还不知道怎么实现,可以指点下吗? 我看到你的帖子已经实现了读取源代码的功能,可以提供你的源代码实现示例给我学习一下吗?谢谢了...
goocoic 嵌入式系统
关于点阵字体格式转换,bdf2bmf
由于bdf格式的文件比较占用空间,所以想用bmf格式来替换bdf的格式。 现在想找一个工具将bdf转换为bmf。有一个日本人写的程序bdf2bmf,是一个C 源文件,但缺少头文件,编译不了。 请问路过的各 ......
wzer19 嵌入式系统
超前进位加法器代码分析
为什么 cin首先从这里输入,cla c2(ggp,ggg,cin,ggc,gggp,gggg);而且低层的进位都有高层来产生吗?//超前进位加法器`define word_size 32`define word `define n 4`define slice `define s0 (1* ......
eeleader FPGA/CPLD
分享一本书《Circuit Design with VHDL》
很好的一本书...
357482894 FPGA/CPLD
今天去看美女了~
爆个料,今天去EE看美女去了:victory:...
jishuaihu 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1920  381  2517  2893  1820  22  35  43  10  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved