电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

AS7C252MNTD18A-200BI

产品描述ZBT SRAM, 2MX18, 6.5ns, CMOS, PBGA165, BGA-165
产品类别存储    存储   
文件大小447KB,共22页
制造商ALSC [Alliance Semiconductor Corporation]
下载文档 详细参数 全文预览

AS7C252MNTD18A-200BI概述

ZBT SRAM, 2MX18, 6.5ns, CMOS, PBGA165, BGA-165

AS7C252MNTD18A-200BI规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码BGA
包装说明LBGA, BGA165,11X15,40
针数165
Reach Compliance Codeunknown
ECCN代码3A991.B.2.A
Is SamacsysN
最长访问时间6.5 ns
其他特性FLOW-THROUGH OR PIPELINED ARCHITECTURE
最大时钟频率 (fCLK)200 MHz
I/O 类型COMMON
JESD-30 代码R-PBGA-B165
JESD-609代码e0
长度17 mm
内存密度37748736 bit
内存集成电路类型ZBT SRAM
内存宽度18
功能数量1
端子数量165
字数2097152 words
字数代码2000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织2MX18
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装等效代码BGA165,11X15,40
封装形状RECTANGULAR
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
电源2.5 V
认证状态Not Qualified
座面最大高度1.46 mm
最大待机电流0.06 A
最小待机电流2.38 V
最大压摆率0.4 mA
最大供电电压 (Vsup)2.625 V
最小供电电压 (Vsup)2.375 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度15 mm
Base Number Matches1

文档预览

下载PDF文档
April 2004
®
AS7C252MNTD18A
2.5V 2M × 18 SRAM with NTD
TM
Features
• Organization: 2,097,152 words × 18 bits
• NTD
™1
architecture for efficient bus operation
• Fast clock speeds to 200 MHz in LVTTL/LVCMOS
• Fast clock to data access: 3.1/3.4/3.8 ns
• Fast OE access time: 3.1/3.4/3.8 ns
• Fully synchronous operation
• Flow-through or pipelined mode
1. NTD™ is a trademark of Alliance Semiconductor Corporation. All trade-
marks mentioned in this document are the property of their respective owners.
• Common data inputs and data outputs
• Asynchronous output enable control
• Available in 100-pin TQFP and 165-ball BGA packages
• Byte write enables
• Clock enable for operation hold
• Multiple chip enables for easy expansion
• 2.5V core power supply
• Self-timed write cycles
• Interleaved or linear burst modes
• Snooze mode for standby operation
• Boundary scan using IEEE 1149.1 JTAG function
Logic block diagram
A[20:0]
21
D
Address
register
Burst logic
Q
21
CLK
CE0
CE1
CE2
R/W
BWa
BWb
ADV / LD
FT
LBO
ZZ
CLK
D
Q
21
Write delay
addr. registers
CLK
Control
logic
CLK
Write Buffer
2 M x 18
SRAM
Array
DQ[a,b]
18
D
Data
Q
Input
Register
CLK
18
18
18
18
CLK
CEN
CLK
OE
Output
Register
18
OE
DQ[a,b]
Selection guide
-200
Minimum cycle time
Maximum pipelined clock frequency
Maximum pipelined clock access time
Maximum operating current
Maximum standby current
Maximum CMOS standby current (DC)
4/26/04, V 1.0
-167
6
167
3.4
350
110
70
-133
7.5
133
3.8
325
100
70
Units
ns
MHz
ns
mA
mA
mA
P. 1 of 22
5
200
3.1
400
120
70
Alliance Semiconductor
Copyright © Alliance Semiconductor. All rights reserved.
FPGA课程设计中的一个小问题,大家帮忙看一下。。。
最近老师布置了一个课程设计,用FPGA实现一个音乐点唱机。将3首乐谱存放在rom中,然后通过按键切歌。具体要求如下: 1。复位时蜂鸣器不播放音乐 2。按下第1按键时播放第一首音乐,播放过程中 ......
panxiao FPGA/CPLD
ECG中共模抑制比测试中,测试信号为什么选择20Vrms/50Hz的正弦信号?
如题,之前查看过YY1139和IEC60601-2-25的共模抑制比测试方案,针对他给出的20Vrms/50Hz的正弦测试信号不太理解,为什么会选定在这样幅值的信号,请求解答 ...
dswu233 模拟电子
“死人”向版主请安,顺带问些“最新行情”
5个月的“墓地生活”也算“舒坦”,本打算退出“MCU舞台”,可又被逼无奈。 准备正式启用STM32作为“活过来”的第1个产品,以菜农现有成熟技术储备, 打算做到: 1.网上远程ISP ......
hljlijun stm32/stm8
大家有没有申请“软件著作权”的经验?里面的设计说明有没有格式?
大家有没有申请“软件著作权”的经验?里面的设计说明有没有格式? ...
蓝雨夜 聊聊、笑笑、闹闹
PIC struct 嵌套 MPLAB 编译出错!
有请大虾帮忙解决 C51有编译通过的语句: struct{ any_data; any_data; }no1; struct{ struct part no1; any_data; }no2; 传递给PIC有语句: struct{ any_data: 5; any_data: ......
zhf6050 Microchip MCU
求换或借TDS水质监测笔
需求: 小米TDS水质监测笔 **推荐的那个水质监测笔(型号忘了80+元吧,回头我找到型号再补上) 32F4DISCOVERY(STM32F407VG) P-NUCLEO-IHM001 zynq-7000 各种派(树莓派,香蕉派,BBB ......
lidonglei1 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1872  1080  548  77  2727  59  53  40  43  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved