电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

AS7C331MPFS32A-167BCN

产品描述Standard SRAM, 1MX32, 7.5ns, CMOS, PBGA165, LEAD FREE,BGA-165
产品类别存储    存储   
文件大小583KB,共23页
制造商ALSC [Alliance Semiconductor Corporation]
标准
下载文档 详细参数 全文预览

AS7C331MPFS32A-167BCN概述

Standard SRAM, 1MX32, 7.5ns, CMOS, PBGA165, LEAD FREE,BGA-165

AS7C331MPFS32A-167BCN规格参数

参数名称属性值
是否Rohs认证符合
零件包装代码BGA
包装说明LEAD FREE,BGA-165
针数165
Reach Compliance Codeunknown
ECCN代码3A991.B.2.A
Is SamacsysN
最长访问时间7.5 ns
其他特性FLOW-THROUGH OR PIPELINED ARCHITECTURE
最大时钟频率 (fCLK)167 MHz
I/O 类型COMMON
JESD-30 代码R-PBGA-B165
JESD-609代码e3/e6
长度17 mm
内存密度33554432 bit
内存集成电路类型STANDARD SRAM
内存宽度32
功能数量1
端子数量165
字数1048576 words
字数代码1000000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织1MX32
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装等效代码BGA165,11X15,40
封装形状RECTANGULAR
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源2.5/3.3,3.3 V
认证状态Not Qualified
座面最大高度1.46 mm
最大待机电流0.06 A
最小待机电流3.14 V
最大压摆率0.35 mA
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层PURE MATTE TIN/TIN BISMUTH
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间40
宽度15 mm
Base Number Matches1

文档预览

下载PDF文档
April 2004
®
AS7C331MPFS32A
AS7C331MPFS36A
3.3V 1M
×
32/36 pipelined burst synchronous SRAM
Features
Organization: 1,048,576 words × 32 or 36 bits
Fast clock speeds to 200 MHz in LVTTL/LVCMOS
Fast clock to data access: 3.1/3.4/3.8 ns
Fast OE access time: 3.1/3.4/3.8 ns
Fully synchronous register-to-register operation
Single register flow-through mode
Single-cycle deselect
- Dual-cycle deselect also available (AS7C332MPFD18A,
AS7C331MPFD32A/ AS7C331MPFD36A)
Asynchronous output enable control
Available in 100-pin TQFP and 165-ball BGA packages
Individual byte write and global write
Multiple chip enables for easy expansion
3.3V core power supply
2.5V or 3.3V I/O operation with separate V
DDQ
Linear or interleaved burst control
Snooze mode for reduced power-standby
Common data inputs and data outputs
Boundary scan using IEEE 1149.1 JTAG function
NTD™
1
pipelined architecture available
(AS7C332MNTD18A, AS7C331MNTD32A/
AS7C331MNTD36A)
1 NTD™ is a trademark of Alliance Semiconductor Corporation. All trade-
marks mentioned in this document are the property of their respective own-
ers.
Logic block diagram
LBO
CLK
ADV
ADSC
ADSP
A[19:0]
20
CLK
CE
CLR
Q0
Burst logic
Q1
2
2
D
Q
CE
Address
register
CLK
D
DQ
d
Q
Byte write
registers
CLK
D
DQ
Q
c
Byte write
registers
CLK
D
DQ
b
Q
Byte write
registers
CLK
D
DQ
a
Q
Byte write
registers
CLK
D
Enable
CE
register
CLK
Q
1M × 32/36
Memory
array
20
18
20
32/36
32/36
GWE
BWE
BW
d
BW
c
BW
b
BW
a
CE0
CE1
CE2
4
OE
Output
registers
CLK
Input
registers
CLK
ZZ
Power
down
D
Enable
Q
delay
register
CLK
32/36
FT
DQ[a:d]
OE
Selection guide
Minimum cycle time
Maximum clock frequency
Maximum pipelined clock access time
Maximum operating current
Maximum standby current
Maximum CMOS standby current (DC)
-200
5
200
3.1
400
120
70
-167
6
167
3.4
350
110
70
-133
7.5
133
3.8
325
100
70
Units
ns
MHz
ns
mA
mA
mA
4/26/04, v.2.5
Alliance Semiconductor
1 of 23
Copyright © Alliance Semiconductor. All rights reserved.

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2294  1642  1231  786  2350  47  34  25  16  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved