Active Delay Line, Programmable, 1-Func, 7-Tap, Complementary Output, TTL, THROUGH HOLE, MODULE-14/9
参数名称 | 属性值 |
零件包装代码 | DMA |
包装说明 | QIP, DIP9/14,.4 |
针数 | 9 |
Reach Compliance Code | unknown |
Is Samacsys | N |
其他特性 | TYP. ICC = 40MA; MAX FAN OUT OF 10 TTL LOAD PER OUTPUT; MAX RISE TIME CAPTURED |
系列 | F |
JESD-30 代码 | R-XDMA-P9 |
长度 | 20.32 mm |
逻辑集成电路类型 | ACTIVE DELAY LINE |
功能数量 | 1 |
抽头/阶步数 | 7 |
端子数量 | 9 |
最高工作温度 | 70 °C |
最低工作温度 | |
输出极性 | COMPLEMENTARY |
封装主体材料 | UNSPECIFIED |
封装代码 | QIP |
封装等效代码 | DIP9/14,.4 |
封装形状 | RECTANGULAR |
封装形式 | MICROELECTRONIC ASSEMBLY |
电源 | 5 V |
可编程延迟线 | YES |
Prop。Delay @ Nom-Sup | 250 ns |
认证状态 | Not Qualified |
座面最大高度 | 6.604 mm |
最大供电电压 (Vsup) | 5.25 V |
最小供电电压 (Vsup) | 4.75 V |
标称供电电压 (Vsup) | 5 V |
表面贴装 | NO |
技术 | TTL |
温度等级 | COMMERCIAL |
端子形式 | PIN/PEG |
端子节距 | 2.54 mm |
端子位置 | DUAL |
总延迟标称(td) | 250 ns |
宽度 | 10.16 mm |
Base Number Matches | 1 |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved