电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

PFLDL-TTL-5-35F

产品描述Active Delay Line, Programmable, 1-Func, 7-Tap, Complementary Output, TTL, THROUGH HOLE, MODULE-14/9
产品类别逻辑    逻辑   
文件大小363KB,共1页
制造商Engineered Components Co
下载文档 详细参数 全文预览

PFLDL-TTL-5-35F概述

Active Delay Line, Programmable, 1-Func, 7-Tap, Complementary Output, TTL, THROUGH HOLE, MODULE-14/9

PFLDL-TTL-5-35F规格参数

参数名称属性值
零件包装代码DMA
包装说明QIP, DIP9/14,.4
针数9
Reach Compliance Codeunknown
Is SamacsysN
其他特性TYP. ICC = 40MA; MAX FAN OUT OF 10 TTL LOAD PER OUTPUT; MAX RISE TIME CAPTURED
系列F
JESD-30 代码R-XDMA-P9
长度20.32 mm
逻辑集成电路类型ACTIVE DELAY LINE
功能数量1
抽头/阶步数7
端子数量9
最高工作温度70 °C
最低工作温度
输出极性COMPLEMENTARY
封装主体材料UNSPECIFIED
封装代码QIP
封装等效代码DIP9/14,.4
封装形状RECTANGULAR
封装形式MICROELECTRONIC ASSEMBLY
电源5 V
可编程延迟线YES
Prop。Delay @ Nom-Sup250 ns
认证状态Not Qualified
座面最大高度6.604 mm
最大供电电压 (Vsup)5.25 V
最小供电电压 (Vsup)4.75 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术TTL
温度等级COMMERCIAL
端子形式PIN/PEG
端子节距2.54 mm
端子位置DUAL
总延迟标称(td)250 ns
宽度10.16 mm
Base Number Matches1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 205  510  552  925  1185 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved