电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74ALVC16835ADGG

产品描述Dual J-K Negative-Edge-Triggered Flip-Flops With Clear and Preset 16-SOIC -40 to 85
产品类别逻辑    逻辑   
文件大小86KB,共12页
制造商Philips Semiconductors (NXP Semiconductors N.V.)
官网地址https://www.nxp.com/
下载文档 详细参数 选型对比 全文预览

74ALVC16835ADGG概述

Dual J-K Negative-Edge-Triggered Flip-Flops With Clear and Preset 16-SOIC -40 to 85

74ALVC16835ADGG规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Philips Semiconductors (NXP Semiconductors N.V.)
Reach Compliance Code_compli
控制类型ENABLE LOW
JESD-30 代码R-PDSO-G56
JESD-609代码e0
负载电容(CL)50 pF
逻辑集成电路类型BUS DRIVER
最大I(ol)0.024 A
位数18
功能数量1
端子数量56
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP56,.3,20
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
电源3.3 V
Prop。Delay @ Nom-Su4.2 ns
认证状态Not Qualified
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL

文档预览

下载PDF文档
INTEGRATED CIRCUITS
74ALVC16835A
18-bit registered driver (3-State)
Product specification
Replaces datasheet 74ALVC16835 of 1999 Mar 18
IC24 Data Handbook
2000 Mar 14
Philips
Semiconductors

74ALVC16835ADGG相似产品对比

74ALVC16835ADGG 74ALVC16835A
描述 Dual J-K Negative-Edge-Triggered Flip-Flops With Clear and Preset 16-SOIC -40 to 85 Dual J-K Negative-Edge-Triggered Flip-Flops With Clear and Preset 16-SOIC -40 to 85

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 521  1142  1786  1411  690  11  23  36  29  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved