电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8614-00-03-1-YO-7-323

产品描述Board Connector, 3 Contact(s), 1 Row(s), Male, Straight, Solder Terminal
产品类别连接器    连接器   
文件大小321KB,共1页
制造商Amphenol(安费诺)
官网地址http://www.amphenol.com/
下载文档 详细参数 全文预览

8614-00-03-1-YO-7-323概述

Board Connector, 3 Contact(s), 1 Row(s), Male, Straight, Solder Terminal

8614-00-03-1-YO-7-323规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称Amphenol(安费诺)
Reach Compliance Codecompliant
连接器类型BOARD CONNECTOR
联系完成配合GOLD FLASH
联系完成终止GOLD FLASH
触点性别MALE
触点材料COPPER ALLOY
DIN 符合性NO
滤波功能NO
IEC 符合性NO
JESD-609代码e4
MIL 符合性NO
制造商序列号8614
混合触点NO
安装方式STRAIGHT
安装类型BOARD
装载的行数1
选件GENERAL PURPOSE
端子节距2.54 mm
端接类型SOLDER
触点总数3
UL 易燃性代码94V-0
Base Number Matches1

文档预览

下载PDF文档
PDM: Rev:A
STATUS:
Released
Printed: Oct 05, 2006
.
终于进了自己喜欢的公司,同时第一次散分!!!!!!
终于进了自己喜欢的公司,同时第一次散分!!!!!!...
超超真 嵌入式系统
WinCE启动慢
到了 Log2Phys: Logical 0x500 -> Physical 0x900 很久之后,才会到 System ready!...
Alan1987 嵌入式系统
【FPGA小技巧】三级逻辑有多快?怎样计算?
w3级逻辑的速度有多快? w布线时延大致可估算为与逻辑时延相等 —下面Slice的时延是Tilo,从F,G经过LUT输出的时延 49034 TCKO, 时钟到输出的时延; TDICK 时钟到输入的时延;...
eeleader FPGA/CPLD
verilog语法总结
一:基本Verilog中的变量有线网类型和寄存器类型。线网型变量综合成wire,而寄存器可能综合成WIRE,锁存器和触发器。二:verilog语句结构到门级的映射1、连续性赋值:assign连续性赋值语句逻 ......
eeleader FPGA/CPLD
最近大家都很忙吗?
一看,都没表示新的意见...
eeleader 工作这点儿事
【TI首届低功耗设计大赛】FR5969 LaunchPad 资源列表
本帖最后由 luyongcdpj 于 2014-10-18 07:06 编辑 加到工程里面,随时可以查阅,不用再切出去看原理图了.感觉这颗芯片定时器超级多,还有FR存储以前没有用过,还有P3、P4口也能产生中断了, ......
luyongcdpj 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2523  950  500  2490  1055  16  15  59  3  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved