电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962D005362QXA

产品描述Standard SRAM, 512KX8, 25ns, CMOS, BOTTOM BRAZED, FP-36
产品类别存储    存储   
文件大小276KB,共16页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962D005362QXA概述

Standard SRAM, 512KX8, 25ns, CMOS, BOTTOM BRAZED, FP-36

5962D005362QXA规格参数

参数名称属性值
厂商名称Cobham Semiconductor Solutions
零件包装代码DFP
包装说明DFP,
针数36
Reach Compliance Codeunknown
ECCN代码3A001.A.2.C
最长访问时间25 ns
JESD-30 代码R-XDFP-F36
JESD-609代码e0
长度23.368 mm
内存密度4194304 bit
内存集成电路类型STANDARD SRAM
内存宽度8
功能数量1
端子数量36
字数524288 words
字数代码512000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-40 °C
组织512KX8
封装主体材料UNSPECIFIED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
并行/串行PARALLEL
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度4.4196 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层TIN LEAD
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量10k Rad(Si) V
宽度12.192 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
Data Sheet
February, 2003
QCOTS
TM
UT9Q512 512K x 8 SRAM
FEATURES
20ns maximum (5 volt supply) address access time
Asynchronous operation for compatibility with industry-
standard 512K x 8 SRAMs
TTL compatible inputs and output levels, three-state
bidirectional data bus
Typical radiation performance
- Total dose: 50krads
- >100krads(Si), for any orbit, using Aeroflex UTMC
patented shielded package
- SEL Immune >80 MeV-cm
2
/mg
- LET
TH
(0.25) = >10 MeV-cm
2
/mg
- Saturated Cross Section (cm
2
) per bit, 5.0E-9
-<1E-8 errors/bit-day, Adams to 90% geosynchronous
heavy ion
Packaging options:
- 36-lead ceramic flatpack (weight 3.42 grams)
- 36-lead flatpack shielded (weight 10.77 grams)
Standard Microcircuit Drawing 5962-00536
- QML T and Q compliant part
INTRODUCTION
The QCOTS
TM
UT9Q512 Quantified Commercial Off-the-
Shelf product is a high-performance CMOS static RAM
organized as 524,288 words by 8 bits. Easy memory expansion
is provided by an active LOW Chip Enable (E), an active LOW
Output Enable (G), and three-state drivers. This device has a
power-down feature that reduces power consumption by more
than 90% when deselected
.
Writing to the device is accomplished by taking Chip Enable
one (E) input LOW and Write Enable (W) inputs LOW. Data on
the eight I/O pins (DQ
0
through DQ
7
) is then written into the
location specified on the address pins (A
0
through A
18
). Reading
from the device is accomplished by taking Chip Enable one (E)
and Output Enable (G) LOW while forcing Write Enable (W)
HIGH. Under these conditions, the contents of the memory
location specified by the address pins will appear on the I/O pins.
The eight input/output pins (DQ
0
through DQ
7
) are placed in a
high impedance state when the device is deselected (E) HIGH),
the outputs are disabled (G HIGH), or during a write operation
(E LOWand W LOW).
Clk. Gen.
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
Pre-Charge Circuit
Row Select
Memory Array
1024 Rows
512x8 Columns
I/O Circuit
Column Select
Data
Control
CLK
Gen.
A10
A11
A12
A13
A14
A15
A16
A17
A18
DQ
0
- DQ
7
E
W
G
Figure 1. UT9Q512 SRAM Block Diagram
1
如何把应用程序的目录结构编译进wince映像中
例如,我有一个应用程序,其文件和目录结构如下所示: \windows | |--ui | |--data | | | |--data1.txt ......
鹏晨 嵌入式系统
51单片机通过GPRS远程升级的可能性?
现手上有一个项目,要用GPRS远程升级,想请问一下是否有可行性。...
hibozhou 嵌入式系统
pwm转换成电压的计算公式
请问各位:通过pwm转换成电压的硬件电路,取PWM波形的平均值作为输出电压的值,但是,如何计算出这个电压值?好像是有一种算法,听说过,请高人指点!...
givensjw 模拟电子
求基于DSP的实时信号处理设计实例
谢谢啦 要求 设计目的 需求分析 信号分析 信号处理定义 资源分析 配置分析 5部分 希望哪位哥哥姐姐能给予帮助啊,万分感谢...
lsjsnow DSP 与 ARM 处理器
【sensorTile评测】之六----BlueMicrosystem2评测
之前评测中已经下载了评测要用到的所有软件开发包。这次要用到的就是其中的 en.Bluemicrosystem2_firmware.zip 把它解压缩至IAR的安装目录下(你也可以把它解压缩至其他目录下 ......
yang_alex 意法半导体-低功耗射频

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2235  2058  2381  1158  401  58  43  7  59  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved