电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CA24WC128U14A-TE13

产品描述64K 8K x 8 Battery-Voltage CMOS E2PROM
产品类别配件   
文件大小43KB,共8页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 全文预览

CA24WC128U14A-TE13概述

64K 8K x 8 Battery-Voltage CMOS E2PROM

文档预览

下载PDF文档
Preliminary
CAT24WC128
128K-Bit I
2
C Serial CMOS E
2
PROM
FEATURES
s
1MHz I
2
C Bus Compatible*
s
1.8 to 6 Volt Operation
s
Low Power CMOS Technology
s
64-Byte Page Write Buffer
s
Self-Timed Write Cycle with Auto-Clear
s
Commercial, Industrial and Automotive
s
Write Protect Feature
– Entire Array Protected When WP at V
IH
s
100,000 Program/Erase Cycles
s
100 Year Data Retention
s
8-Pin DIP, 8-Pin SOIC or 14-pin TSSOP
Temperature Ranges
DESCRIPTION
The CAT24WC128 is a 128K-bit Serial CMOS E
2
PROM
internally organized as 16384 words of 8 bits each.
Catalyst’s advanced CMOS technology substantially
reduces device power requirements. The
CAT24WC128 features a 64-byte page write buffer. The
device operates via the I
2
C bus serial interface and is
available in 8-pin DIP, 8-pin SOIC or 14-pin TSSOP
packages.
PIN CONFIGURATION
DIP Package (P)
NC
NC
NC
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
BLOCK DIAGRAM
EXTERNAL LOAD
TSSOP Package (U14)
NC
NC
NC
NC
1
2
3
4
5
6
7
14
13
12
11
10
9
8
VCC
WP
NC
NC
NC
SCL
SDA
DOUT
ACK
VCC
VSS
WORD ADDRESS
BUFFERS
SENSE AMPS
SHIFT REGISTERS
COLUMN
DECODERS
512
SOIC Package (J,K)
NC
NC
NC
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
NC
NC
VSS
SDA
START/STOP
LOGIC
XDEC
WP
CONTROL
LOGIC
256
E
2
PROM
256X512
24WC128 F01
PIN FUNCTIONS
Pin Name
SDA
SCL
WP
V
CC
V
SS
Function
Serial Data/Address
Serial Clock
Write Protect
+1.8V to +6V Power Supply
SCL
STATE COUNTERS
HIGH VOLTAGE/
TIMING CONTROL
DATA IN STORAGE
Ground
24WC128 F02
* Catalyst Semiconductor is licensed by Philips Corporation to carry the I
2
C Bus Protocol.
© 1999 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 25060-00 6/99
S-1
FPGA与ARM控制时序的约束?
module fpga_arm( input clk ,input arm_cs,arm_wr,input arm_addr ,input arm_data ,input rst ,output test_en) ;always @(posedge clk or negedge rst) begin if (rst) cnt_en <= 1' ......
eeleader FPGA/CPLD
怎样实现单片机按键双按、长按识别功能?
我用C51编程设计一个4键小键盘,想让程序判断出按键是否为双击、长按。 在识别双击部分,我想设两次击键的间隔时间为0.5s,但不知道如何设置定时器。 请高手指教,我是新手,请讲解详细一 ......
frankwz 嵌入式系统
【Altera SoC体验之旅】+ Lark上ARM开发之编译u-boot和内核
这一部分比较枯燥,需要有耐心,输入命令有一点错误得到结果可能就不正确。 接着上文【Altera SoC体验之旅】+ Lark上ARM开发环境搭建和配置 https://bbs.eeworld.com.cn/forum.php?mod=view ......
zhaoyongke FPGA/CPLD
三极管失效的问题
最近在调试一个用三极管(NPN)实现高低电平反向的电路,如图所示,发现一个奇怪的的失效问题:在运行很短的一段时间后,在输入端接入低电平,三极管的基极电压仍然为0.7V左右,这样集电极端的 ......
一叶知秋 模拟电子
恒流源应用采样电阻上波形过冲的定义
电路图如图1所示,图2是用差分探头探测采样电阻R上的波形。问题如下: 1、过冲(△V)的百分比计算是以下哪种呢? (1)△V%=5mV/(1.55-0)V; (2)△V%=5mV/(1.55-1.5)V; (3)△ ......
xiaxingxing 模拟电子
这样的波形用verilog如何产生?
583560三角载波频率随机变化的 ...
曲奇coo FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 461  1153  1444  2284  1009  10  24  30  46  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved