电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT24C023J25TE13

产品描述1-CHANNEL POWER SUPPLY MANAGEMENT CKT, PDSO8
产品类别配件   
文件大小69KB,共12页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 全文预览

CAT24C023J25TE13概述

1-CHANNEL POWER SUPPLY MANAGEMENT CKT, PDSO8

文档预览

下载PDF文档
Advanced
CAT24C163(16K), CAT24C083(8K)
CAT24C043(4K), CAT24C023(2K)
Supervisory Circuits with I2C Serial CMOS E2PROM, Precision Reset Controller and Watchdog Timer
FEATURES
s
Watchdog Timer Input (WDI)
s
Programmable Reset Threshold
s
400 KHz I2C Bus Compatible
s
2.7 to 6 Volt Operation
s
Low Power CMOS Technology
s
16 - Byte Page Write Buffer
s
Built-in inadvertent write protection
s
Active High or Low Reset Outputs
— Precision Power Supply Voltage Monitoring
— 5V, 3.3V and 3V options
s
1,000,000 Program/Erase Cycles
s
100 Year Data Retention
s
8-Pin DIP or 8-Pin SOIC
s
Commercial, Industrial and Automotive
— V
CC
Lock Out
Temperature Ranges
DESCRIPTION
The CAT24CXX3 is a single chip solution to three
popular functions of EEPROM memory, precision reset
controller and watchdog timer. The 24C163(16K),
24C083(8K), 24C043(4K) and 24C023(2K) feature a I
2
C
Serial CMOS EEPROM Catalyst advanced CMOS tech-
nology substantially reduces device power requirements.
The 24CXX3 features a 16-byte page and is available in
8-pin DIP or 8-pin SOIC packages.
The reset function of the 24CXX3 protects the system
during brown out and power up/down conditions. During
system failure the watchdog timer feature protects the
microcontroller with a reset signal. 24CXX3 features
active low reset on pin 2 and active high reset on pin 7.
24CXX3 features watchdog timer on the WDI input pin
(pin 1).
PIN CONFIGURATION
24CXX3
WDI
RESET
WP
VSS
VCC
RESET
SCL
SDA
BLOCK DIAGRAM
EXTERNAL LOAD
DOUT
ACK
VCC
VSS
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
SENSE AMPS
SHIFT REGISTERS
*All products offered in P and J packages
SDA
START/STOP
LOGIC
PIN FUNCTIONS
Pin Name
SDA
RESET/RESET
SCL
Vcc
V
SS
WDI
WP
Function
WP
XDEC
CONTROL
LOGIC
E
2
PROM
Serial Data/Address
Reset I/O
Clock Input
Power Supply
Ground
Watchdog Timer Input
Write Protect
DATA IN STORAGE
HIGH VOLTAGE/
TIMING CONTROL
RESET Controller
WATCHDOG
STATE COUNTERS
SLAVE
ADDRESS
COMPARATORS
SCL
High
Precision
Vcc Monitor
24C1601 BLOCK
WDI RESET/RESET
© 1998 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 25080-00 3/98 M-1
PCB大电流时,应该怎么做
1、电路中,使用多个功率管,让其功率达到3000W,但是达到3000W之后,电流就会达到100A,在PCB板上怎么解决这个大电流100A的问题呢??有没有大神知道,还烦请告诉一下 2、功率这么大,发热 ......
落尘逐风 PCB设计
如何读懂编译器生成的汇编文件
本帖最后由 dontium 于 2015-1-23 13:40 编辑 想看看编译器到底对程序做了哪些优化,好让自己更好地去改进程序的性能,可是编译器生成的汇编文件里面很多符号和语句确看不懂什么意思。请问该怎 ......
anchen_1984 模拟与混合信号
【转帖】一个老电子工程师的一些建议
我当电子工程师也是十余年了,不算有出息,环顾四周,也没有看见几个有出息的!回顾工程师生涯,感慨万千,愿意讲几句掏心窝子的话,也算给我们师弟师妹们提个醒,希望他们比我们强!   好 ......
tecfighter 工作这点儿事
LPC1500体验+1.把图搞对之丝印勘误
官网的丝印勘误,是不是有让你走弯路的地方...
白丁 NXP MCU
CC2530的Z-STACK Fatal Error[e72]错误的解决办法
在IAR 8.1中,基于CC2530F256芯片对Z-STACK进行builder,如果对IAR环境设置不当会出现:Fatal Error: Segment ZIGNV_ADDRESS_SPACE must be defined in a segment definition option (-Z, -b or ......
Jacktang 无线连接
【工程源码】使PLL内部时钟通过专用引脚输出
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 在设计中,经常遇到需要将PLL的输出时钟通过FPGA的管脚输出到外部供外部器件 ......
小梅哥 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 596  1530  2314  496  1047  12  31  47  10  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved