电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT28F102T14I-55T

产品描述1 Megabit CMOS Flash Memory
产品类别存储    存储   
文件大小125KB,共14页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 详细参数 全文预览

CAT28F102T14I-55T概述

1 Megabit CMOS Flash Memory

CAT28F102T14I-55T规格参数

参数名称属性值
厂商名称Catalyst
零件包装代码TSOP
包装说明TSOP1,
针数40
Reach Compliance Codeunknow
ECCN代码EAR99
最长访问时间55 ns
其他特性10 YEAR DATA RETENTION; 100000 PROGRAM/ERASE CYCLES
数据保留时间-最小值10
JESD-30 代码R-PDSO-G40
长度12.4 mm
内存密度1048576 bi
内存集成电路类型FLASH
内存宽度16
功能数量1
端子数量40
字数65536 words
字数代码64000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织64KX16
封装主体材料PLASTIC/EPOXY
封装代码TSOP1
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
并行/串行PARALLEL
编程电压12 V
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压 (Vsup)5.25 V
最小供电电压 (Vsup)4.75 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
类型NOR TYPE
宽度10 mm

文档预览

下载PDF文档
CAT28F102
1 Megabit CMOS Flash Memory
FEATURES
s
Fast Read Access Time: 45/55/70/90 ns
s
Low Power CMOS Dissipation:
Licensed Intel
second source
s
64K x 16 Word Organization
s
Stop Timer for Program/Erase
s
On-Chip Address and Data Latches
s
JEDEC Standard Pinouts:
–Active: 30 mA max (CMOS/TTL levels)
–Standby: 1 mA max (TTL levels)
–Standby: 100
µ
A max (CMOS levels)
s
High Speed Programming:
–10
µ
s per byte
–1 Sec Typ Chip Program
–40-pin DIP
–44-pin PLCC
–40-pin TSOP
s
100,000 Program/Erase Cycles
s
10 Year Data Retention
s
Electronic Signature
s
0.5 Seconds Typical Chip-Erase
s
12.0V
±
5% Programming and Erase Voltage
s
Commercial,Industrial and Automotive
Temperature Ranges
DESCRIPTION
The CAT28F102 is a high speed 64K x 16-bit electrically
erasable and reprogrammable Flash memory ideally
suited for applications requiring in-system or after-sale
code updates. Electrical erasure of the full memory
contents is achieved typically within 0.5 second.
It is pin and Read timing compatible with standard
EPROM and E
2
PROM devices. Programming and Erase
are performed through an operation and verify algo-
rithm. The instructions are input via the I/O bus, using a
two write cycle scheme. Address and Data are latched
to free the I/O bus and address bus during the write
operation.
The CAT28F102 is manufactured using Catalyst’s ad-
vanced CMOS floating gate technology. It is designed to
endure 100,000 program/erase cycles and has a data
retention of 10 years. The device is available in JEDEC
approved 40-pin DIP, 44-pin PLCC, or 40-pin TSOP
packages.
I/O0–I/O15
BLOCK DIAGRAM
I/O BUFFERS
ERASE VOLTAGE
SWITCH
WE
COMMAND
REGISTER
PROGRAM VOLTAGE
SWITCH
CE, OE LOGIC
DATA
LATCH
SENSE
AMP
CE
OE
ADDRESS LATCH
Y-GATING
Y-DECODER
1,048,576-BIT
MEMORY
ARRAY
A0–A15
X-DECODER
VOLTAGE VERIFY
SWITCH
28F101-1
© 1998 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 25038-0A 2/98 F-1
编译时的问题
请高手们指点我,我编了一个小项目,但在编译的过程中出现了如下错误,请朋友们帮我,我是用汇编语言的,程序有621行. Compiling file SD.s43... SD.s43 K:\SD.s43 (527) : Error: Too long sou ......
yuanshao001 微控制器 MCU
2012广西区电赛电源题目
LED照明用恒流电源变换器(本科组)(A题)一、任务 设计并制作LED照明用具有直流恒流输出特性的电源变换器,为串联的5个LED(单管额定功率1W)供电,结构如下图所示。 ......
vilove2007 电源技术
谁有ccs5下c2000的例程。发我一下。
谁有ccs5下c2000的例程,有CCS3。3的PROJECT。但是用CCS5不兼容。谁有5的例子麻烦发我一下。或者附件上来也行。邮箱359494610@qq.com 感谢...
youluo DSP 与 ARM 处理器
LPC54102资料更新
本帖最后由 freebsder 于 2015-4-20 00:11 编辑 LPC54102用户手册更新到2.0版,很重要的更新了有关双核的内容和功耗管理的章节。 195146 195145 ...
freebsder NXP MCU
任意分频的verilog的实现
好久没有来发自己的成果了,好不容易整理一份出来啦~希望大家给些意见~...
lvfanzai FPGA/CPLD
【树莓派Pico测评】 WS2812B雪花灯实践--以及物联通信RGB控制
一直都想送给女朋友一个雪花灯,画原理图和画PCB版和到货用了一周的时间 原理图和PCB我整理好后通过附件上传。 本次采用的WS2812B,上手简单,通过时序图即可控制雪花灯❄ 两种方 ......
UBTWO DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 622  2189  2597  1039  1369  48  14  2  29  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved