电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT28F102T14R-45T

产品描述1 Megabit CMOS Flash Memory
产品类别存储    存储   
文件大小125KB,共14页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 详细参数 全文预览

CAT28F102T14R-45T概述

1 Megabit CMOS Flash Memory

CAT28F102T14R-45T规格参数

参数名称属性值
厂商名称Catalyst
零件包装代码TSOP
包装说明TSOP1-R,
针数40
Reach Compliance Codeunknow
ECCN代码EAR99
最长访问时间45 ns
其他特性10 YEAR DATA RETENTION; 100000 PROGRAM/ERASE CYCLES
数据保留时间-最小值10
JESD-30 代码R-PDSO-G40
长度12.4 mm
内存密度1048576 bi
内存集成电路类型FLASH
内存宽度16
功能数量1
端子数量40
字数65536 words
字数代码64000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织64KX16
封装主体材料PLASTIC/EPOXY
封装代码TSOP1-R
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
并行/串行PARALLEL
编程电压12 V
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压 (Vsup)5.25 V
最小供电电压 (Vsup)4.75 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
类型NOR TYPE
宽度10 mm

文档预览

下载PDF文档
CAT28F102
1 Megabit CMOS Flash Memory
FEATURES
s
Fast Read Access Time: 45/55/70/90 ns
s
Low Power CMOS Dissipation:
Licensed Intel
second source
s
64K x 16 Word Organization
s
Stop Timer for Program/Erase
s
On-Chip Address and Data Latches
s
JEDEC Standard Pinouts:
–Active: 30 mA max (CMOS/TTL levels)
–Standby: 1 mA max (TTL levels)
–Standby: 100
µ
A max (CMOS levels)
s
High Speed Programming:
–10
µ
s per byte
–1 Sec Typ Chip Program
–40-pin DIP
–44-pin PLCC
–40-pin TSOP
s
100,000 Program/Erase Cycles
s
10 Year Data Retention
s
Electronic Signature
s
0.5 Seconds Typical Chip-Erase
s
12.0V
±
5% Programming and Erase Voltage
s
Commercial,Industrial and Automotive
Temperature Ranges
DESCRIPTION
The CAT28F102 is a high speed 64K x 16-bit electrically
erasable and reprogrammable Flash memory ideally
suited for applications requiring in-system or after-sale
code updates. Electrical erasure of the full memory
contents is achieved typically within 0.5 second.
It is pin and Read timing compatible with standard
EPROM and E
2
PROM devices. Programming and Erase
are performed through an operation and verify algo-
rithm. The instructions are input via the I/O bus, using a
two write cycle scheme. Address and Data are latched
to free the I/O bus and address bus during the write
operation.
The CAT28F102 is manufactured using Catalyst’s ad-
vanced CMOS floating gate technology. It is designed to
endure 100,000 program/erase cycles and has a data
retention of 10 years. The device is available in JEDEC
approved 40-pin DIP, 44-pin PLCC, or 40-pin TSOP
packages.
I/O0–I/O15
BLOCK DIAGRAM
I/O BUFFERS
ERASE VOLTAGE
SWITCH
WE
COMMAND
REGISTER
PROGRAM VOLTAGE
SWITCH
CE, OE LOGIC
DATA
LATCH
SENSE
AMP
CE
OE
ADDRESS LATCH
Y-GATING
Y-DECODER
1,048,576-BIT
MEMORY
ARRAY
A0–A15
X-DECODER
VOLTAGE VERIFY
SWITCH
28F101-1
© 1998 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 25038-0A 2/98 F-1
EDB数据库更新显示问题?
EDB数据库更新发现个很奇怪的问题,更改个变量的值就不能显示了,见以下代码说明: void ShuJuKu::OnBnClickedBtnrefresh(){//定义学生记录对象REC_STUDENT *pRecStudent=NULL;DWORD iRecCount ......
ayin668 嵌入式系统
介绍TMS320F206的仿真调试
本帖最后由 Jacktang 于 2018-3-14 22:19 编辑 TMS320F206(以下简称F206)是C2XX系列DSP中的一个产品,其独有的片内32KB的闪速存储器FLASH使其仿真调试与众不同。F206带有程序、数据和I/O三个 ......
Jacktang 微控制器 MCU
ad9954没波形
ad9954一直没有波形出来,怎么判断ad9954的好坏...
luowhu DSP 与 ARM 处理器
LM3404恒流芯片
有哪位高人用过LM3404芯片,遇到一些问题,想请教下。现在的问题是我想用PWM波作为LM3404的输入,根据不同的占空比输出大小不同的电流,使用的时候,只有在某个范围的占空比可以实现电流调节, ......
特立独行猪 模拟电子
ADI & 世健 新基建系列第二期——储能 答题赢好礼!开始啦~
ADI & 世健 新基建系列第二期——储能 答题赢好礼!开始啦~ >>点击进入活动 储能和电源转换 ADI 公司为能量存储和电源转换市场提供完整的产品和解决方案组合 ......
EEWORLD社区 能源基础设施
怎么将若干计数传感器的信号通过一个总线传输??
各位大咖, 我们设计这样一台设备,设备上有若干个计数传感器,传感器可以将感应到的计数信号传递给控制器。如果将每个传感器都通过独立导线连到控制器,很麻烦,也非常浪费导线。 在此咨询 ......
nnzheng MEMS传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1617  890  407  437  285  58  43  55  23  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved