电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT28LV64N-35T

产品描述EEPROM
产品类别存储    存储   
文件大小55KB,共10页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 详细参数 全文预览

CAT28LV64N-35T概述

EEPROM

CAT28LV64N-35T规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码QFJ
包装说明QCCJ,
针数32
Reach Compliance Codeunknow
ECCN代码EAR99
最长访问时间350 ns
其他特性100000 PROGRAM/ERASE CYCLES; 100 YEAR DATA RETENTION
数据保留时间-最小值100
JESD-30 代码R-PQCC-J32
JESD-609代码e0
长度13.97 mm
内存密度65536 bi
内存集成电路类型EEPROM
内存宽度8
湿度敏感等级3
功能数量1
端子数量32
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织8KX8
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装形状RECTANGULAR
封装形式CHIP CARRIER
并行/串行PARALLEL
峰值回流温度(摄氏度)240
编程电压3 V
认证状态Not Qualified
座面最大高度3.55 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度11.43 mm
最长写入周期时间 (tWC)5 ms
Base Number Matches1

文档预览

下载PDF文档
Preliminary
CAT28LV64
64K-Bit CMOS PARALLEL E
2
PROM
FEATURES
s
3.0V to 3.6 V Supply
s
Read Access Times:
s
CMOS and TTL Compatible I/O
s
Automatic Page Write Operation:
– 250/300/350ns
s
Low Power CMOS Dissipation:
– 1 to 32 Bytes in 5ms
– Page Load Timer
s
End of Write Detection:
– Active: 8 mA Max.
– Standby: 100
µ
A Max.
s
Simple Write Operation:
– Toggle Bit
DATA
Polling
s
Hardware and Software Write Protection
s
100,000 Program/Erase Cycles
s
100 Year Data Retention
– On-Chip Address and Data Latches
– Self-Timed Write Cycle with Auto-Clear
s
Fast Write Cycle Time:
– 5ms Max.
s
Commercial, Industrial and Automotive
Temperature Ranges
DESCRIPTION
The CAT28LV64 is a low voltage, low power, CMOS
parallel E
2
PROM organized as 8K x 8-bits. It requires a
simple interface for in-system programming. On-chip
address and data latches, self-timed write cycle with auto-
clear and V
CC
power up/down write protection eliminate
additional timing and protection hardware.
DATA
Polling
and Toggle status bit signal the start and end of the self-
timed write cycle. Additionally, the CAT28LV64 features
hardware and software write protection.
The CAT28LV64 is manufactured using Catalyst’s ad-
vanced CMOS floating gate technology. It is designed to
endure 100,000 program/erase cycles and has a data
retention of 100 years. The device is available in JEDEC
approved 28-pin DIP, 28-pin TSOP, 28-pin SOIC or 32-
pin PLCC packages.
BLOCK DIAGRAM
A5–A12
ADDR. BUFFER
& LATCHES
INADVERTENT
WRITE
PROTECTION
ROW
DECODER
8,192 x 8
E
2
PROM
ARRAY
32 BYTE PAGE
REGISTER
VCC
HIGH VOLTAGE
GENERATOR
CE
OE
WE
CONTROL
LOGIC
I/O BUFFERS
TIMER
DATA POLLING
AND
TOGGLE BIT
COLUMN
DECODER
5094 FHD F02
I/O0–I/O7
A0–A4
ADDR. BUFFER
& LATCHES
© 1998 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 25035-00 2/98
串口通信编程大全.pdf
详细介绍串口通信相关知识,想要的就下吧...
youdns FPGA/CPLD
让我们一起DIY个 FPGA开发板,上电路图,欢迎查错
自从让我们一起DIY个 FPGA开发板, 报名喽~~~ 之后 很久没给大家消息了,附件是电路图,protel99格式的, 之前只画过简单的,所以希望大家给予指教…… 一点相关资料:Altera Configur ......
jyl FPGA/CPLD
号外号外:chunyang上新闻了!
本帖最后由 wangfuchong 于 2014-1-29 14:05 编辑 号外号外! 深圳X报: 1月28日夜,深圳XX派出所接到一女士报警,声称半夜一摸被窝发现丈夫不见了,打其手机,手机接通了但是没有回话声 ......
wangfuchong 聊聊、笑笑、闹闹
天线上所谓的振子倒底是什么东东,能形象的解释一下吗???
天线上所谓的振子倒底是什么东东,能形象的解释一下吗??? 或者贴张图上来看看实物(不知道振子是实物还是比较形象的叫法)...
debugme 无线连接
请问有没有这样的模拟软件?
请问有没有这样的模拟软件? 我刚学AVR单片机 用的是个学习板 感觉学习板功能很有限 我发现电路模拟方针软件PSPICE .WORKBENCH MULTISIM没能发现有单片机仿真功能 ......
dadat 嵌入式系统
生成随机0,1信号
原来程序是STM32F103ZE的,我将其改为STM32F103C8T6,编译没有问题,但是没有输出,这是为什么呢?我想要生成一个随机的0,1信号,有什么办法吗? ...
swyewuk stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1604  110  1175  538  1300  33  3  24  11  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved