电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT28LV65T13I-30T

产品描述64K-Bit CMOS PARALLEL E2PROM
产品类别存储    存储   
文件大小57KB,共10页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 详细参数 全文预览

CAT28LV65T13I-30T概述

64K-Bit CMOS PARALLEL E2PROM

CAT28LV65T13I-30T规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Catalyst
零件包装代码TSOP
包装说明TSOP1,
针数28
Reach Compliance Codeunknow
ECCN代码EAR99
最长访问时间300 ns
其他特性100000 PROGRAM/ERASE CYCLES; 100 YEAR DATA RETENTION
数据保留时间-最小值100
JESD-30 代码R-PDSO-G28
JESD-609代码e0
长度11.8 mm
内存密度65536 bi
内存集成电路类型EEPROM
内存宽度8
湿度敏感等级2
功能数量1
端子数量28
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织8KX8
封装主体材料PLASTIC/EPOXY
封装代码TSOP1
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)240
编程电压3 V
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.55 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度8 mm

文档预览

下载PDF文档
Preliminary
CAT28LV65
64K-Bit CMOS PARALLEL E
2
PROM
FEATURES
s
3.0V to 3.6V Supply
s
Read Access Times:
s
CMOS and TTL Compatible I/O
s
Automatic Page Write Operation:
– 250/300/350ns
s
Low Power CMOS Dissipation:
– 1 to 32 Bytes in 5ms
– Page Load Timer
s
End of Write Detection:
– Active: 8 mA Max.
– Standby: 100
µ
A Max.
s
Simple Write Operation:
– On-Chip Address and Data Latches
– Self-Timed Write Cycle with Auto-Clear
s
Fast Write Cycle Time:
– Toggle Bit
DATA
Polling
– RDY/BUSY
BUSY
s
Hardware and Software Write Protection
s
100,000 Program/Erase Cycles
s
100 Year Data Retention
– 5ms Max.
s
Commercial, Industrial and Automotive
Temperature Ranges
DESCRIPTION
The CAT28LV65 is a low voltage, low power, CMOS
parallel E
2
PROM organized as 8K x 8-bits. It requires a
simple interface for in-system programming. On-chip
address and data latches, self-timed write cycle with
auto-clear and V
CC
power up/down write protection
eliminate additional timing and protection hardware.
DATA
Polling, RDY/BUSY and Toggle status bit signal
the start and end of the self-timed write cycle. Addition-
ally, the CAT28LV65 features hardware and software
write protection.
The CAT28LV65 is manufactured using Catalyst’s ad-
vanced CMOS floating gate technology. It is designed to
endure 100,000 program/erase cycles and has a data
retention of 100 years. The device is available in JEDEC
approved 28-pin DIP, 28-pin TSOP, 28-pin SOIC or 32-
pin PLCC packages.
BLOCK DIAGRAM
A5–A12
ADDR. BUFFER
& LATCHES
INADVERTENT
WRITE
PROTECTION
ROW
DECODER
8,192 x 8
E
2
PROM
ARRAY
32 BYTE PAGE
REGISTER
VCC
HIGH VOLTAGE
GENERATOR
CE
OE
WE
CONTROL
LOGIC
I/O BUFFERS
TIMER
DATA POLLING,
RDY/BUSY &
TOGGLE BIT
COLUMN
DECODER
28LV65 F01
I/O0–I/O7
A0–A4
RDY/BUSY
ADDR. BUFFER
& LATCHES
© 1998 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 25041-00 2/98
c#写的WINCE应用程序图标设置问题
在下刚用C#写完一个WINCE的应用程序,可在应用程序的图标上出现了点问题。 1.如果使用默认图标,在WINCE中的资源管理器中用大图标及小图标查看程序名,图标都可以自动切换16*16,32*32. 2.如果 ......
mtv0312 嵌入式系统
电子滤波器
昨天晚上网速不好,这次补充...
renliang 模拟电子
芯灵思SinlinxA33 lvds屏幕配置
芯灵思SinlinxA33开发板支持lcd,lvds,dsi屏幕接口,这节通过制作添加lvds配置文件,使其支持lvds屏幕。 打开/root/work/sinlinx/a33/lichee/sinlinx_config目录,新建ldvs1024x600.fex文件 ......
babyking 嵌入式系统
IAR for stm8
IAR for stm8 在线调试问题。新手已近会编iar程序,想和ST-link结合在线调试。仿照一些资料设置但是就是不行。不知道是设置问题还是ST的版本有问题。请哪位大哥能把projrct 的option所需设置截 ......
suhatm DSP 与 ARM 处理器
无元PCB电路设计ADS仿真入门教程
求助,急需!!!...
Ethan(伊桑) PCB设计
单片机的选择问题
现在要用单片机做一个系统的主控芯片,高速实时控制,希望速度越快越好,原来准备选AVR的,可是今天看了下freescale的单片机,说是全球销量第一。想咨询一下各位,AVR和freescale单片机的优缺点 ......
八月雨 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 142  696  510  950  1676  45  32  10  57  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved