电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT93C46U-1.8TE13

产品描述1K/2K/2K/4K/16K-Bit Microwire Serial E2PROM
产品类别存储    存储   
文件大小44KB,共9页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 详细参数 全文预览

CAT93C46U-1.8TE13概述

1K/2K/2K/4K/16K-Bit Microwire Serial E2PROM

CAT93C46U-1.8TE13规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Catalyst
零件包装代码SOIC
包装说明TSSOP, TSSOP8,.25
针数8
Reach Compliance Codeunknow
ECCN代码EAR99
其他特性1000000 PROGRAM/ERASE CYCLES; 100 YEAR DATA RETENTION
备用内存宽度8
最大时钟频率 (fCLK)0.25 MHz
数据保留时间-最小值100
耐久性1000000 Write/Erase Cycles
JESD-30 代码R-PDSO-G8
JESD-609代码e0
长度4.4 mm
内存密度1024 bi
内存集成电路类型EEPROM
内存宽度16
功能数量1
端子数量8
字数64 words
字数代码64
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织64X16
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
并行/串行SERIAL
峰值回流温度(摄氏度)240
电源2/5 V
认证状态Not Qualified
座面最大高度1.1 mm
串行总线类型MICROWIRE
最大待机电流0.00001 A
最大压摆率0.003 mA
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)1.8 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度3 mm
写保护SOFTWARE

文档预览

下载PDF文档
CAT93C46/56/57/66/86
1K/2K/2K/4K/16K-Bit Microwire Serial E
2
PROM
FEATURES
s
High Speed Operation:
s
Power-Up Inadvertant Write Protection
s
1,000,000 Program/Erase Cycles
s
100 Year Data Retention
s
Commercial, Industrial and Automotive
– 93C46/56/57/66: 1MHz
– 93C86: 3MHz
s
Low Power CMOS Technology
s
1.8 to 6.0 Volt Operation
s
Selectable x8 or x16 Memory Organization
s
Self-Timed Write Cycle with Auto-Clear
s
Hardware and Software Write Protection
Temperature Ranges
s
Sequential Read (except 93C46)
s
Program Enable (PE) Pin (93C86 only)
DESCRIPTION
The CAT93C46/56/57/66/86 are 1K/2K/2K/4K/16K-bit
Serial E
2
PROM memory devices which are configured
as either registers of 16 bits (ORG pin at V
CC
) or 8 bits
(ORG pin at GND). Each register can be written (or read)
serially by using the DI (or DO) pin. The CAT93C46/56/
57/66/86 are manufactured using Catalyst’s advanced
CMOS E
2
PROM floating gate technology. The devices
are designed to endure 1,000,000 program/erase cycles
and have a data retention of 100 years. The devices are
available in 8-pin DIP, 8-pin SOIC or 8-pin TSSOP
packages.
PIN CONFIGURATION
DIP Package (P)
CS
SK
DI
DO
1
2
3
4
8
7
6
5
SOIC Package (J)
1
2
3
4
8
7
6
5
ORG
GND
DO
DI
SOIC Package (S)
CS
SK
DI
DO
1
2
3
4
8
7
6
5
SOIC Package (K)
1
2
3
4
8
7
6
5
VCC
NC (PE*)
ORG
GND
TSSOP Package (U)
CS
SK
DI
DO
1
2
3
4
8
7
6
5
VCC
NC (PE*)
ORG
GND
VCC
NC (PE*)
NC (PE*)
VCC
ORG
CS
GND
SK
VCC
CS
NC (PE*) SK
ORG
DI
GND
DO
*Only For 93C86
PIN FUNCTIONS
Pin Name
CS
SK
DI
DO
V
CC
GND
ORG
NC
PE*
Function
Chip Select
Clock Input
Serial Data Input
Serial Data Output
+1.8 to 6.0V Power Supply
Ground
Memory Organization
No Connection
Program Enable
93C46/56/57/66/86
F01
BLOCK DIAGRAM
VCC
GND
ORG
MEMORY ARRAY
ORGANIZATION
ADDRESS
DECODER
DATA
REGISTER
DI
CS
PE*
MODE DECODE
LOGIC
OUTPUT
BUFFER
Note: When the ORG pin is connected to VCC, the X16 organiza
tion is selected. When it is connected to ground, the X8 pin
is selected. If the ORG pin is left unconnected, then an
internal pullup device will select the X16 organization.
SK
CLOCK
GENERATOR
DO
93C46/56/57/66/86 F02
© 1998 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 25056-00 2/98 M-1
12864液晶屏显示问题
液晶屏在一个STM8S105K4芯片的开发板上可以正常显示,但是在我的另外一个带有STM8S105S4芯片的开发板显示不出菜单。管脚的配置和定义都是正确的,排查了好多原因还是找不到根本的原因,求大神给 ......
Mavine stm32/stm8
2812搜查令+TMS320F2812芯片开发中Flash代码性能的研究
TMS320F2812芯片开发中Flash代码性能的研究 感兴趣的下过去看看啊75732 本帖最后由 hangsky 于 2011-11-8 13:36 编辑 ]...
hangsky 微控制器 MCU
是不是哪里错了?总提示设备没有连接
LPCWSTR strDrvName=L""; strDrvName=TEXT("NDS0:"); HANDLE hHandle; hHandle = CreateFile(strDrvName, GENERIC_READ | GENERIC_WRITE, FILE_SHARE_READ | F ......
pmns 嵌入式系统
有效应对多频手机中的天线设计问题
现在手机中的射频信号通道越来越拥挤。蜂窝电话已经从双频向三频甚至四频快速发展。这些复杂手机还需要处理来自外围无线设备的各种信号,如蓝牙、Wi-Fi和GPS。而随着WiMAX和LTE(4G)的加入,这种 ......
clj2004000 PCB设计
DDraw怎样获取显存大小?
我用这个方法,但是好像获取的大小有问题,不知道这个方法是不是正确的方法,还没有更好的办法? DDCAPS ddcaps; ddcaps.dwSize = sizeof DDCAPS; lpdd->GetCaps(&ddcaps, ......
toshbia 嵌入式系统
wire型和reg型的一点小疑惑
今天在看书时发现一点疑惑,问题大致是这样的: 一个电路网络,要对其中一个2输入与门的输出(定义为tmp吧,其实此处并不存在端口或变量)进行一些赋值操作,。在Verilog编程中按说是应该把其 ......
似水如烟 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2654  830  1960  1944  1795  2  42  33  5  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved