D Flip-Flop, LVC/LCX/Z Series, 1-Func, Positive Edge Triggered, 1-Bit, Inverted Output, CMOS, PDSO5
参数名称 | 属性值 |
厂商名称 | NXP(恩智浦) |
包装说明 | TSSOP, |
Reach Compliance Code | unknown |
系列 | LVC/LCX/Z |
JESD-30 代码 | R-PDSO-G5 |
长度 | 2.05 mm |
逻辑集成电路类型 | D FLIP-FLOP |
位数 | 1 |
功能数量 | 1 |
端子数量 | 5 |
最高工作温度 | 125 °C |
最低工作温度 | -40 °C |
输出极性 | INVERTED |
封装主体材料 | PLASTIC/EPOXY |
封装代码 | TSSOP |
封装形状 | RECTANGULAR |
封装形式 | SMALL OUTLINE, THIN PROFILE, SHRINK PITCH |
传播延迟(tpd) | 13 ns |
筛选级别 | AEC-Q100 |
座面最大高度 | 1.1 mm |
最大供电电压 (Vsup) | 5.5 V |
最小供电电压 (Vsup) | 1.65 V |
标称供电电压 (Vsup) | 3.3 V |
表面贴装 | YES |
技术 | CMOS |
温度等级 | AUTOMOTIVE |
端子形式 | GULL WING |
端子节距 | 0.65 mm |
端子位置 | DUAL |
触发器类型 | POSITIVE EDGE |
宽度 | 1.25 mm |
最小 fmax | 200 MHz |
74LVC1G80GW-Q100,125 | |
---|---|
描述 | D Flip-Flop, LVC/LCX/Z Series, 1-Func, Positive Edge Triggered, 1-Bit, Inverted Output, CMOS, PDSO5 |
厂商名称 | NXP(恩智浦) |
包装说明 | TSSOP, |
Reach Compliance Code | unknown |
系列 | LVC/LCX/Z |
JESD-30 代码 | R-PDSO-G5 |
长度 | 2.05 mm |
逻辑集成电路类型 | D FLIP-FLOP |
位数 | 1 |
功能数量 | 1 |
端子数量 | 5 |
最高工作温度 | 125 °C |
最低工作温度 | -40 °C |
输出极性 | INVERTED |
封装主体材料 | PLASTIC/EPOXY |
封装代码 | TSSOP |
封装形状 | RECTANGULAR |
封装形式 | SMALL OUTLINE, THIN PROFILE, SHRINK PITCH |
传播延迟(tpd) | 13 ns |
筛选级别 | AEC-Q100 |
座面最大高度 | 1.1 mm |
最大供电电压 (Vsup) | 5.5 V |
最小供电电压 (Vsup) | 1.65 V |
标称供电电压 (Vsup) | 3.3 V |
表面贴装 | YES |
技术 | CMOS |
温度等级 | AUTOMOTIVE |
端子形式 | GULL WING |
端子节距 | 0.65 mm |
端子位置 | DUAL |
触发器类型 | POSITIVE EDGE |
宽度 | 1.25 mm |
最小 fmax | 200 MHz |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved