电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

54242-409261850LF

产品描述Board Stacking Connector, 26 Contact(s), 2 Row(s), Male, Straight, 0.1 inch Pitch, Surface Mount Terminal, Locking, Black Insulator, Receptacle, ROHS COMPLIANT
产品类别连接器    连接器   
文件大小108KB,共1页
制造商Amphenol(安费诺)
官网地址http://www.amphenol.com/
标准
下载文档 详细参数 全文预览

54242-409261850LF概述

Board Stacking Connector, 26 Contact(s), 2 Row(s), Male, Straight, 0.1 inch Pitch, Surface Mount Terminal, Locking, Black Insulator, Receptacle, ROHS COMPLIANT

54242-409261850LF规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Amphenol(安费诺)
包装说明ROHS COMPLIANT
Reach Compliance Codecompliant
ECCN代码EAR99
主体宽度0.169 inch
主体深度0.728 inch
主体长度2.6 inch
主体/外壳类型RECEPTACLE
连接器类型BOARD STACKING CONNECTOR
联系完成配合MATTE TIN (79) OVER NICKEL (50)
联系完成终止Matte Tin (Sn) - with Nickel (Ni) barrier
触点性别MALE
触点材料PHOSPHOR BRONZE
触点模式RECTANGULAR
触点样式SQ PIN-SKT
DIN 符合性NO
滤波功能NO
IEC 符合性NO
绝缘电阻5000000000 Ω
绝缘体颜色BLACK
绝缘体材料THERMOPLASTIC
JESD-609代码e3
MIL 符合性NO
制造商序列号54242
插接触点节距0.1 inch
匹配触点行间距0.1 inch
混合触点NO
安装选项1LOCKING
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数2
装载的行数2
最高工作温度125 °C
最低工作温度-65 °C
选件GENERAL PURPOSE
PCB接触模式RECTANGULAR
PCB触点行间距5.461 mm
电镀厚度79u inch
额定电流(信号)3 A
参考标准UL, CSA
可靠性COMMERCIAL
端子节距2.54 mm
端接类型SURFACE MOUNT
触点总数26
UL 易燃性代码94V-0
Base Number Matches1

文档预览

下载PDF文档
PDM: Rev:G
STATUS:
Released
Printed: Jun 13, 2008
.
CC3200-LAUNCHXL 开发板测评报告
非常感谢EEworld 电子工程世界与TI的帮助,拿到包裹后迫不及待的打开,包裹里有一本U盘笔记本,与一个CC3200小红板。很棒很开心。。。 如今万物互联,物联网在各个产品中都有应用,大家想 ......
Jacktang 无线连接
C51中general pointer(一般指针)与Memory_Specific Pointer(存储器指针)的区别?
C51中general pointer(一般指针)与Memory_Specific Pointer(存储器指针)的区别是什么呢? #define XBYTE((char*)0x20000L) XBYTE=0x41; 这段程序是什么意思?望高手指点。...
09930051321 嵌入式系统
2017 德州仪器重庆汽车电子研讨会,众多精彩,拭目以待
本帖最后由 qwqwqw2088 于 2017-10-22 16:21 编辑 还在为汽车车身控制解决方案发愁?想要设计低高效率、高性能的汽车LED照明方案?想了解EV/HEV车载充电及电机驱动解决方案? 还在被选择汽 ......
qwqwqw2088 模拟与混合信号
在MSP432 LaunchPad上运行MicroPython
本帖最后由 dcexpert 于 2016-10-1 00:52 编辑 首先需要下载国外网友BonifaceBassey移植的MicroPython,并编译源码,得到固件firmware.axf。编译的方法和编译STM32的方法差不多,需要安装gcc ......
dcexpert MicroPython开源版块
申请开发板
申请!...
slpsnoopy NXP MCU
关于内部信号走全局时钟网络的问题
各位大侠好,我现在有个问题没搞清楚,请教下. FPGA产生的一个内部频率信号怎么走全局时钟网,我目前是例化了这样一个代码,clk0是内部逻辑分频产生的信号 BUFG myclock(.I(clk0), ......
一丝执念 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 882  1431  533  1173  672  50  44  24  40  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved