电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962F9655501VCC

产品描述Binary Counter, ACT Series, Synchronous, Positive Edge Triggered, 4-Bit, Up Direction, CMOS, CDIP16, SIDE-BRAZED, CERAMIC, DIP-16
产品类别逻辑    逻辑   
文件大小250KB,共10页
制造商Cobham PLC
下载文档 详细参数 全文预览

5962F9655501VCC概述

Binary Counter, ACT Series, Synchronous, Positive Edge Triggered, 4-Bit, Up Direction, CMOS, CDIP16, SIDE-BRAZED, CERAMIC, DIP-16

5962F9655501VCC规格参数

参数名称属性值
厂商名称Cobham PLC
包装说明DIP,
Reach Compliance Codeunknown
计数方向UP
系列ACT
JESD-30 代码R-CDIP-T16
JESD-609代码e4
负载/预设输入YES
逻辑集成电路类型BINARY COUNTER
工作模式SYNCHRONOUS
位数4
功能数量1
端子数量16
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
传播延迟(tpd)24 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子面层GOLD
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
总剂量300k Rad(Si) V
触发器类型POSITIVE EDGE
宽度7.62 mm
最小 fmax77 MHz
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS163/UT54ACTS163
4-Bit Synchronous Counters
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
Internal look-ahead for fast counting
Carry output for n-bit cascading
Synchronous counting
Synchronously programmable
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 16-pin DIP
- 16-lead flatpack
UT54ACS163 - SMD 5962-96554
UT54ACTS163 - SMD 5962-96555
DESCRIPTION
The UT54ACS163 and the UT54ACTS163 are synchronous
presettable 4-bit binary counters that feature internal carry look-
ahead logic for high-speed counting designs. Synchronous op-
eration occurs by having all flip-flops clocked simultaneously
so that the outputs change coincident with each other when in-
structed by the count-enable inputs and internal gating. A buff-
ered clock input triggers the four flip-flops on the rising (posi-
tive-going) edge of the clock input waveform.
The counters are fully programmable (i.e., they may be preset
to any number between 0 and 15). Presetting is synchronous;
applying a low level at the load input disables the counter and
causes the outputs to agree with the load data after the next clock
pulse.
The clear function is synchronous and a low level at the clear
input sets all four of the flip-flop outputs low after the next clock
pulse. This synchronous clear allows the count length to be mod-
ified by decoding the Q outputs for the maximum count desired.
The counters feature a fully independent clock circuit. Changes
at control inputs (ENP, ENT, or LOAD) that modify the operat-
ing mode have no effect on the contents of the counter until
clocking occurs. The function of the counter (whether enabled,
disabled, loading, or counting) will be dictated solely by the
conditions meeting the stable setup and hold times.
The devices are characterized over full military temperature
range of -55°C to +125°C.
1
PINOUTS
16-Pin DIP
Top View
CLR
CLK
A
B
C
D
ENP
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
RCO
Q
A
Q
B
Q
C
Q
D
ENT
LOAD
16-Lead Flatpack
Top View
CLR
CLK
A
B
C
D
ENP
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
RCO
Q
A
Q
B
Q
C
Q
D
ENT
LOAD
LOGIC SYMBOL
(1)
CLR
(9)
LOAD
ENT
ENP
CLK
A
B
C
D
(10)
(7)
(2)
(3)
(4)
(5)
(6)
CTRDIV 16
5CT=0
M1
M2
3CT = 15
G3
G4
C5/2,3,4+
1,5D
(1)
(2)
(4)
(8)
(14)
(13)
(12)
(11)
Q
A
Q
B
Q
C
Q
D
(15)
RCO
Note:
1. Logic symbol in accordance with ANSI/IEEE Std 91-1984 and IEC Publi-
cation 617-12.
历年电赛资料
1.2003年全国大学生电子设计竞赛获奖作品汇编 (网盘下载地址:http://pan.baidu.com/s/1bn10uq7) 2.2005年全国大学生电子设计竞赛获奖作品汇编 (网盘下 ......
风起时想你i 电源技术
关于动态数码管驱动,有时闪烁的问题。
不管怎么说,先上图,结合图,麻烦各位同仁帮忙分析下,到底什么原因, 其实遇到这个问题有点意外,我是用的AT89C51,AT89C51——74HC573——ULN2803,段驱动是采用这种方式,位选用三极管。 ......
hjiannew 51单片机
关于430的io中断与按键s2的使用
很纠结。。 写了个板上按键s2的 一个扫描的程序,采用中断方式。 。 但很 困惑。 (s2 对应的 是p1.3管脚) 我主程序中,初始化的时候 明明设置p1.0 为低电平,也就是led1 为灭,为什么上电 ......
fxk416532131 微控制器 MCU
你没有听说过这句话吗:学ARM用三星,做产品用ATMEL
来自EEWORLD合作群arm fpga linux 嵌入1(63762526) 群主:wangkj...
BOSS 测试/测量
用STM32F103的UART3智能卡模式时工作不正常
用STM32的UART3的智能卡模式接智能卡,但工作不正常,具体表现为每次读智能卡前都要重新设置一次智能卡模式,否则与智能卡通讯不上,是否STM32本来就是这样每次都要重新设置一次然后才读取智能 ......
chinatonglian stm32/stm8
msp430用定时器生成带死区控制的PWM波
请大神帮忙,想要用msp430g2553的定时器写一个输出带死区的PWM波,同时还能调节频率(在300K以上)与占空比,自己虽然写了,但不够理想,更改频率时步进太大(达到了100左右!!)。希望有朋友 ......
FChaos 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1316  469  1546  2202  402  49  17  29  19  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved