电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SN54LS112AJ

产品描述J-K Flip-Flop, LS Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL, CDIP16, 620-09
产品类别逻辑    逻辑   
文件大小146KB,共4页
制造商Motorola ( NXP )
官网地址https://www.nxp.com
下载文档 详细参数 全文预览

SN54LS112AJ概述

J-K Flip-Flop, LS Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL, CDIP16, 620-09

SN54LS112AJ规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Motorola ( NXP )
零件包装代码DIP
包装说明DIP,
针数16
Reach Compliance Codeunknown
系列LS
JESD-30 代码R-GDIP-T16
JESD-609代码e0
长度19.3 mm
负载电容(CL)15 pF
逻辑集成电路类型J-K FLIP-FLOP
位数2
功能数量2
端子数量16
最高工作温度125 °C
最低工作温度-55 °C
输出极性COMPLEMENTARY
封装主体材料CERAMIC, GLASS-SEALED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)NOT SPECIFIED
最大电源电流(ICC)6 mA
传播延迟(tpd)20 ns
认证状态Not Qualified
座面最大高度4.19 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术TTL
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型NEGATIVE EDGE
宽度7.62 mm
最小 fmax30 MHz
Base Number Matches1

文档预览

下载PDF文档
SN54/74LS112A
DUAL JK NEGATIVE
EDGE-TRIGGERED FLIP-FLOP
The SN54 / 74LS112A dual JK flip-flop features individual J, K, clock, and
asynchronous set and clear inputs to each flip-flop. When the clock goes
HIGH, the inputs are enabled and data will be accepted. The logic level of the
J and K inputs may be allowed to change when the clock pulse is HIGH and
the bistable will perform according to the truth table as long as minimum set-up
and hold time are observed. Input data is transferred to the outputs on the
negative-going edge of the clock pulse.
DUAL JK NEGATIVE
EDGE-TRIGGERED FLIP-FLOP
LOW POWER SCHOTTKY
LOGIC DIAGRAM
(Each Flip-Flop)
J SUFFIX
CERAMIC
CASE 620-09
16
1
Q
5(9)
6(7)
Q
CLEAR (CD)
15(14)
J
3(11)
1(13)
CLOCK (CP)
4(10)
K
2(12)
SET (SD)
16
1
N SUFFIX
PLASTIC
CASE 648-08
16
1
D SUFFIX
SOIC
CASE 751B-03
ORDERING INFORMATION
MODE SELECT — TRUTH TABLE
INPUTS
OPERATING MODE
SD
Set
Reset (Clear)
*Undetermined
Toggle
Load “0” (Reset)
Load “1” (Set)
Hold
L
H
L
H
H
H
H
CD
H
L
L
H
H
H
H
J
X
X
X
h
l
h
l
K
X
X
X
h
h
l
l
Q
H
L
H
q
L
H
q
Q
L
H
H
q
H
L
q
OUTPUTS
SN54LSXXXJ
SN74LSXXXN
SN74LSXXXD
Ceramic
Plastic
SOIC
LOGIC SYMBOL
4
10
3
J
CP
SD
Q
5
11
J
CP
SD
Q
9
1
13
Q
6
12
* Both outputs will be HIGH while both SD and CD are LOW, but the output states
are unpredictable if SD and CD go HIGH simultaneously.
H, h = HIGH Voltage Level
L, I = LOW Voltage Level
X = Don’t Care
l, h (q) = Lower case letters indicate the state of the referenced input (or output)
l, h (q) =
one set-up time prior to the HIGH to LOW clock transition.
2
K
CD
K
CD
Q
7
15
14
VCC = PIN 16
GND = PIN 8
FAST AND LS TTL DATA
5-185
赚分帖~~~
0...
mapleyang 嵌入式系统
奇怪的问题?
//部分代码如下: /*以下为从U盘读数据发送到 串口部分 */ #define MAX_BYTE_IO 6 /* 以字节为单位单次读写文件时的最大长度,默认值是29,值大则占用内存多,值小则超过该长度必须分多次读写 * ......
ytpen 嵌入式系统
闪烁的问题
各位: 键盘程序中,我用二个键同时按下选择进入数据设定,现在想使打算改变的数据位闪烁(LCD),应怎么处理,请教...
zglckf 微控制器 MCU
如何在verilog中调用vhdl模块,最好给个例子,万分感谢啊!
如何在verilog中调用vhdl模块,最好给个例子,求大神指点!...
践行者 FPGA/CPLD
AD09里VCC报错
570732 570733 求助,为什么VCC报错了,线都连好了? ...
哼啊啊啊啊 PCB设计
EMC职业的未来
小弟目前在华硕从事笔记本电脑EMC设计工作,最近手上项目告一段落,闲来想想EMC这一行业的发展前景。从技术上来讲,笔记本电脑EMC设计已趋向于一个成熟的技术,各种bug的解决方法似乎已成为一种 ......
DELL_530 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2782  1883  1503  2193  156  31  49  38  19  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved