电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962G9653401QXX

产品描述D Flip-Flop, AC Series, 2-Func, Positive Edge Triggered, 1-Bit, Complementary Output, CMOS, CDFP14, BOTTOM BRAZED, CERAMIC, DFP-14
产品类别逻辑    逻辑   
文件大小233KB,共10页
制造商Cobham PLC
下载文档 详细参数 全文预览

5962G9653401QXX概述

D Flip-Flop, AC Series, 2-Func, Positive Edge Triggered, 1-Bit, Complementary Output, CMOS, CDFP14, BOTTOM BRAZED, CERAMIC, DFP-14

5962G9653401QXX规格参数

参数名称属性值
厂商名称Cobham PLC
包装说明DFP,
Reach Compliance Codeunknown
系列AC
JESD-30 代码R-CDFP-F14
逻辑集成电路类型D FLIP-FLOP
位数1
功能数量2
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
输出极性COMPLEMENTARY
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)21 ns
认证状态Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度2.921 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量500k Rad(Si) V
触发器类型POSITIVE EDGE
宽度6.2865 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS74/UT54ACTS74
Dual D Flip-Flops with Clear & Preset
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 14-pin DIP
- 14-lead flatpack
UT54ACS74 - SMD 5962-96534
UT54ACTS74 - SMD 5962-96535
DESCRIPTION
The UT54ACS74 and the UT54ACTS74 contain two indepen-
dent D-type positive triggered flip-flops. A low level at the
Preset or Clear inputs sets or resets the outputs regardless of the
levels of the other inputs. When Preset and Clear are inactive
(high), data at the D input meeting the setup time requirement
is transferred to the outputs on the positive-going edge of the
clock pulse. Following the hold time interval, data at the D
input may be changed without affecting the levels at the outputs.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
PRE
L
H
L
H
H
H
CLR
H
L
L
H
H
H
CLK
X
X
X
L
D
X
X
X
H
L
X
OUTPUT
Q
H
L
H
1
PINOUTS
14-Pin DIP
Top View
CLR1
D1
CLK1
PRE1
Q1
Q1
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
CLR2
D2
CLK2
PRE2
Q2
Q2
14-Lead Flatpack
Top View
CLR1
D1
CLK1
PRE1
Q1
Q1
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
CLR2
D2
CLK2
PRE2
Q2
Q2
LOGIC SYMBOL
PRE1
CLK1
D1
CLR1
PRE2
CLK2
D2
CLR2
(4)
(3)
(2)
(1)
(10)
(11)
(12)
(13)
(9)
(8)
Q2
Q2
S
C1
D1
R
(5)
(6)
Q1
Q1
Q
L
H
H
L
H
Q
o
1
H
L
Q
o
Note:
1. The output levels in this configuration are not guaranteed to meet the minimum
levels for V
OH
if the lows at preset and clear are near V
IL
maximum. In
addition, this configuration is nonstable; that is, it will not persist when either
preset or clear returns to its inactive (high) level.
Note:
1. Logic symbol in accordance with ANSI/IEEE standard 91-1984 and IEC
Publication 617-12.
1
某外资诚聘 手机嵌入式软件开发工程师
目前我们猎头公司在替一家从事无线通信的外资企业招聘手机嵌入式软件开发工 程师,该公司专注于为无线通信领域的客户提供嵌入式软件与硬件解决方案,在 全球范围内拥有成功完成各种技术开发项 ......
CICI_CICI87 求职招聘
看看娱记的职业性
今天看到新浪上一条关于章子怡“泼墨门”的报导,本来只为猎奇,打开一看,吃了一惊,倒不是说章子怡这事怎么样,而是这个记者写文章的方式,和以前看到的都不一样:o 。 印象中,娱记都是专 ......
花花 工作这点儿事
谁有Redhat9.0的操作手册--电子版
谁有Redhat9.0的操作手册--电子版 这东西我在网上没有找到。 谁有的话,可否共享一下啊。 谢谢了:) 不要批评我舍不得买书啊。 嘿嘿,关键是书店太远。 没时间去。...
heningbo 嵌入式系统
吉时利(Keithley)仪器全国五城市巡展
吉时利(Keithley)仪器全国五城市巡展即将拉开帷幕Document Actionshttp://www.keithley.com.cn/print_icon.gif 四月中旬开始,美国吉时利(Keithley)仪器公司携手其合作伙伴美国EEC公司( ......
安_然 测试/测量
C2000内部结构介绍
1、中断 441879 PIE是外设中断扩展模块,扩展完一共96个中断 441880 441881 2、时钟 441882 3、看门狗 441883 ...
fish001 DSP 与 ARM 处理器
strip: 'mpy-cross': No such file??
您好! 刚接触这个makefile不太熟。 用的WIN7是 64位的 windows。 采用mingw32. 我下载的官网github V1.9程序 编译时候出现 mingw32-make: Entering directory 'G:/h-py/micropython- ......
xlsbz MicroPython开源版块

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2098  231  105  1120  1318  26  12  1  46  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved