电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8656F50SLF

产品描述D Subminiature Connector, 50 Contact(s), Female, Crimp Terminal, LEAD FREE
产品类别连接器    连接器   
文件大小207KB,共1页
制造商Amphenol(安费诺)
官网地址http://www.amphenol.com/
标准
下载文档 详细参数 全文预览

8656F50SLF概述

D Subminiature Connector, 50 Contact(s), Female, Crimp Terminal, LEAD FREE

8656F50SLF规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明LEAD FREE
Reach Compliance Codecompliant
连接器类型D SUBMINIATURE CONNECTOR
联系完成配合GOLD OVER NICKEL
联系完成终止MATTE TIN (79) OVER NICKEL
触点性别FEMALE
触点材料COPPER ALLOY
DIN 符合性NO
空壳YES
滤波功能NO
IEC 符合性NO
绝缘体材料POLYETHYLENE
JESD-609代码e3
MIL 符合性NO
制造商序列号8656
混合触点NO
安装类型CABLE AND PANEL
选件GENERAL PURPOSE
外壳面层ZINC
外壳材料STEEL
外壳尺寸5/D
端接类型CRIMP
触点总数50
UL 易燃性代码94V-0
Base Number Matches1

文档预览

下载PDF文档
:
µ
µ
C-DSUB-0071
6
PDM: Rev:E
STATUS:
Released
Printed: Aug 23, 2006
.
我们射频工程师的爱情诗
282816 我在时域 你在频域 需要经过傅立叶变换 才能发现你的美丽 我把爱的语言调制到星座 通过伪随机序列 载波到到你的频率 并波束赋形到你的接收阵列矩阵 你说我的爱噪声太大 经 ......
john_wang 无线连接
【设计工具】赛灵思的功耗评估工具已经推出便携版本(IPhone Andriod)
赛灵思的功耗评估工具已经推出便携版本了。现已经支持IOS和Android平台的便携设备。都是免费的。具体下载地址如下。赛灵思功耗评估工具(便携版)-foriphone、ipadhttp://itunes.apple.com/us/a ......
ddllxxrr FPGA/CPLD
Cadence的EDA验证工具在SOC设计中的应用
在ASIC和SOC设计中,验证是极为重要的一环,Cadence公司的NC-Verilog仿真器(以及较早产品Verilog-XL)是用来仿真用Verilog语言写的数字逻辑电路。该仿真器在ASIC和SOC设计中有着比较广泛的应用 ......
mengzhong FPGA/CPLD
stm32在RAM中调试
在ram里调试发现用systick时,老是死在延时函数里,但是下载flash后,却没有问题,不知道是怎么一回事,不知哪位大侠清楚?...
rosicky stm32/stm8
【EEWORLD专题】SMIC与TSMC恩仇录
https://www.eeworld.com.cn/zhuanti/20091113foundry/20091113foundry.html 欢迎跟帖参与讨论。...
soso PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1780  2895  1280  1142  2515  28  6  53  35  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved