电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962G9656901VCA

产品描述Bus Driver, ACT Series, 2-Func, 4-Bit, Inverted Output, CMOS, CDIP20, CERAMIC, SIDE BRAZED, DIP-20
产品类别逻辑    逻辑   
文件大小229KB,共10页
制造商Cobham PLC
下载文档 详细参数 全文预览

5962G9656901VCA概述

Bus Driver, ACT Series, 2-Func, 4-Bit, Inverted Output, CMOS, CDIP20, CERAMIC, SIDE BRAZED, DIP-20

5962G9656901VCA规格参数

参数名称属性值
包装说明DIP,
Reach Compliance Codeunknown
系列ACT
JESD-30 代码R-CDIP-T20
逻辑集成电路类型BUS DRIVER
位数4
功能数量2
端口数量2
端子数量20
最高工作温度125 °C
最低工作温度-55 °C
输出特性3-STATE
输出极性INVERTED
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
传播延迟(tpd)13 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class V
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
总剂量500k Rad(Si) V
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS240/UT54ACTS240
Octal Buffers & Line Drivers, Inverted Three-State Outputs
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
Three-state outputs drive bus lines or buffer memory address
registers
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 20-pin DIP
- 20-lead flatpack
UT54ACS240 - SMD 5962-96568
UT54ACTS240 - SMD 5962-96569
DESCRIPTION
The UT54ACS240 and the UT54ACTS240 are inverting octal
buffer and line drivers which improve the performance and den-
sity of three-state memory address drivers, clock drivers, and
bus-oriented receivers and transmitters.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
1G, 2G
L
L
H
A
L
H
X
OUTPUT
Y
H
L
Z
PINOUTS
20-Pin DIP
Top View
1G
1A1
2Y4
1A2
2Y3
1A3
2Y2
1A4
2Y1
V
SS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
2G
1Y1
2A4
1Y2
2A3
1Y3
2A2
1Y4
2A1
20-Lead Flatpack
Top View
1G
1A1
2Y4
1A2
2Y3
1A3
2Y2
1A4
2Y1
V
SS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
2G
1Y1
2A4
1Y2
2A3
1Y3
2A2
1Y4
2A1
LOGIC SYMBOL
1G
1A1
(1)
(2)
EN
(18)
(16)
(14)
(12)
1Y1
1Y2
1Y3
1Y4
(4)
1A2
(6)
1A3
(8)
1A4
(19)
(11)
2G
2A1
EN
(9)
(7)
(5)
(3)
2Y1
2Y2
2Y3
2Y4
(13)
2A2
(15)
2A3
(17)
2A4
Note:
1. Logic symbol in accordance with ANSI/IEEE Std 91-1984 and IEC
Publication 617-12.
1
安装EVC4.0出异常。
系统是XP SP3 点完SETUP进入安装界面 点下一步就会出异常退出 怎么回事啊 ?...
eva594200 嵌入式系统
【GD32F310G-START】USART 不定长接收
【前言】前面有网友说进不了中断IDLE,这里附上工程,希望对他有帮助: 1、配置usart0: void usart_config(void) { /* enable GPIO clock */ rcu_periph_clock_enable(RCU_G ......
lugl4313820 GD32 MCU
TM4C123定时器产生PWM能调脉宽吗?
TM4C123定时器产生PWM能调脉宽吗?...
cxw3506 微控制器 MCU
E5515A、E5515B如何升级为E5515C,升级后会不会有影响?
E5515A、E5515B如何升级为E5515C,升级后会不会有影响?请各位大侠踊跃发言!web168 QQ:53284372...
szpinyigao 测试/测量
EASYARM1138通过SPI双机通信问题
手上有两个EASYARM1138,一个设置为主机,一个设置为从机,主机不停的向从机发送数据,从机直接从FIFO里取出数据(SSIDataGetNonBlocking)然后在TFT上显示出来,,,,接线我就是直接将四根线 ......
zzzkkkyyy 微控制器 MCU
求助Altium Designer原理图PartA,PartB重新标号后会乱的问题
我在Altium Designer里画图 把一个放大器的PartA放在左上 PartB放在左下(红框) 另一个放大器的PartA放在右上 PartB放在右下(蓝框) 见第一张图 画好图后我使用工具菜单下的“静态 ......
littleshrimp PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 502  1068  35  906  649  24  34  45  4  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved