电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962F9657901VCA

产品描述D Flip-Flop, ACT Series, 1-Func, Positive Edge Triggered, 8-Bit, True Output, CMOS, CDIP20, SIDE BRAZED, CERAMIC, DIP-20
产品类别逻辑    逻辑   
文件大小233KB,共10页
制造商Cobham PLC
下载文档 详细参数 全文预览

5962F9657901VCA概述

D Flip-Flop, ACT Series, 1-Func, Positive Edge Triggered, 8-Bit, True Output, CMOS, CDIP20, SIDE BRAZED, CERAMIC, DIP-20

5962F9657901VCA规格参数

参数名称属性值
包装说明DIP,
Reach Compliance Codeunknown
系列ACT
JESD-30 代码R-CDIP-T20
逻辑集成电路类型D FLIP-FLOP
位数8
功能数量1
端子数量20
最高工作温度125 °C
最低工作温度-55 °C
输出极性TRUE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
传播延迟(tpd)19 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class V
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
总剂量300k Rad(Si) V
触发器类型POSITIVE EDGE
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS273/UT54ACTS273
Octal D-Flip-Flops with Clear
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
Contains eight flip-flops with single-rail outputs
Buffered clock and direct clear inputs
Individual data input to each flip-flop
Applications include:
- Buffer/storage registers, shift registers, and pattern
generators
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 20-pin DIP
- 20-lead flatpack
UT54ACS273 - SMD 5962-96578
UT54ACTS273 - SMD 5962-96579
DESCRIPTION
The UT54ACS273 and the UT54ACTS273 are positive-edge-
triggered D-type flip-flops with a direct clear input.
Information at the D inputs meeting the setup time requirements
is transferred to the Q outputs on the positive-going edge of the
clock pulse. When the clock input is at either the high or low
level, the D input signal has no effect at the output.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
CLR
L
H
H
H
CLK
X
L
D
x
X
H
L
X
OUTPUTS
PINOUTS
20-Pin DIP
Top View
CLR
1Q
1D
2D
2Q
3Q
3D
4D
4Q
V
SS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
8Q
8D
7D
7Q
6Q
6D
5D
5Q
CLK
20-Lead Flatpack
Top View
CLR
1Q
1D
2D
2Q
3Q
3D
4D
4Q
V
SS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
8Q
8D
7D
7Q
6Q
6D
5D
5Q
CLK
LOGIC SYMBOL
Q
x
L
H
L
No change
CLR
CLK
1D
2D
3D
4D
5D
6D
7D
8D
(1)
(11)
(3)
(4)
(7)
(8)
(13)
(14)
(17)
(18)
1D
R
C1
(2)
(5)
(6)
1Q
2Q
3Q
(9)
4Q
(12)
5Q
(15)
6Q
(16)
7Q
(19)
8Q
1
Note:
1. Logic symbol in accordance with ANSI/IEEE standard 91-1984
and IEC Publication 617-12.
[任性DIY]将NUCLEO开发板变为micropython学习板
本帖最后由 dcexpert 于 2016-6-23 13:54 编辑 Micropython最近很热,但是一些网友因为没有开发板就玩不了。NUCLEO-F401/F411等开发板虽然可以使用mircopython,但是因为USBOTG没有引出来, ......
dcexpert MicroPython开源版块
请教大侠关于DM642的I2C模块的问题
求问:DM642的I2C模块的I2C input clock(SYSCLK2)是多少啊? 不把预定标模块时钟设置在6.7~13.3MHz则I2C模块无法工作吗? 求大神回答啊...
superficial DSP 与 ARM 处理器
15075018
老师,用汇编编写电子时钟(当为23:59时从00:00从新计数)...
15075018 单片机
组图:1978年-2000年 属于我们的时尚(1993-1996)
1993年1.第一份吃喝玩乐的报纸 1月8日,《精品购物指南》创刊。2.第一本时尚杂志 8月《时尚》杂志创刊。3.出国就为了给老外刷盘子?出国热中电视剧《北京人在纽约》开播。声称不演电视剧的姜文 ......
zz123 聊聊、笑笑、闹闹
放在移动平台非技术区沉了,到CE来试试~~公交报站系统
比如到站时,车上会有语音说“到桃源村了,请带好行李下车” 这个声音是司机通过按了啥东东出来的,还是通过啥技术知道桃源村站到了,随后自动语音报站 这些系统大多都是WINCE OS吧 有 ......
yzy8212 嵌入式系统
问一下基于8952单片机的电梯控制器应该怎么做
89c52和步进电机实现电梯 有报警 指示灯显示 上下键和楼层键按钮...
夏舒倩 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1298  374  1423  1604  1281  30  33  47  29  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved