电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962G9655601QXC

产品描述Serial In Parallel Out, AC Series, 8-Bit, Right Direction, True Output, CMOS, CDFP14, DFP-14
产品类别逻辑    逻辑   
文件大小240KB,共10页
制造商Cobham PLC
下载文档 详细参数 全文预览

5962G9655601QXC概述

Serial In Parallel Out, AC Series, 8-Bit, Right Direction, True Output, CMOS, CDFP14, DFP-14

5962G9655601QXC规格参数

参数名称属性值
厂商名称Cobham PLC
包装说明DFP,
Reach Compliance Codeunknown
ECCN代码3A001.A.1.A
计数方向RIGHT
系列AC
JESD-30 代码R-CDFP-F14
JESD-609代码e4
逻辑集成电路类型SERIAL IN PARALLEL OUT
位数8
功能数量1
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
输出极性TRUE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)21 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度2.921 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层GOLD
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量500k Rad(Si) V
触发器类型POSITIVE EDGE
宽度6.2865 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS164/UT54ACTS164
8-Bit Shift Registers
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
AND-gated (enable/disable) serial inputs
Fully buffered clock and serial inputs
Direct clear
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 14-pin DIP
- 14-lead flatpack
UT54ACS164 - SMD 5962-96556
UT54ACTS164 - SMD 5962-96557
DESCRIPTION
PINOUTS
14-Pin DIP
Top View
A
B
Q
A
Q
B
Q
C
Q
D
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
Q
H
Q
G
Q
F
Q
E
CLR
CLK
14-Lead Flatpack
Top View
A
1
2
3
4
5
6
7
14
13
12
11
10
9
8
The UT54ACS164 and the UT54ACTS164 are 8-bit shift reg-
isters which feature AND-gated serial inputs and an asynchro-
nous clear. The gated serial inputs (A and B) permit complete
control over incoming data. A low at either input inhibits entry
of new data and resets the first flip-flop to the low level at the
next clock pulse. A high-level at both serial inputs sets the first
flip-flop to the high level at the next clock pulse. Data at the
serial inputs may be changed while the clock is high or low,
providing the minimum setup time requirements are met. Clock-
ing occurs on the low-to-high-level transition of the clock input.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
CLR
L
H
H
H
H
CLK
X
L
A
X
X
H
L
X
B
X
X
H
X
L
Q
A
L
Q
A0
H
L
L
OUTPUTS
Q
B
L
Q
B0
Q
An
Q
An
Q
An
...
V
DD
Q
H
Q
G
Q
F
Q
E
CLR
CLK
B
Q
A
Q
B
Q
C
Q
D
V
SS
LOGIC SYMBOL
(9)
CLR
(8)
CLK
A
(1)
(2)
SRG8
R
C1/
&
1D
(3)
(4)
Q
H
L
Q
H0
Q
Gn
Q
Gn
Q
Gn
B
Q
A
Q
B
(5)
Q
(6)
C
Q
D
(10)
Q
(11)
E
Q
(12)
F
Q
(13)
G
Q
H
Note:
1. Logic symbol in accordance with ANSI/IEEE Std 91-1984 and
IEC Publication 617-12.
Notes:
1. Q
A0
, Q
B0
, Q
H0
= the level of Q
A
, Q
B
or Q
H
, respectively, before the indicated
steady-state input conditions were established.
2. Q
An
and Q
Gn
= the level of Q
A
or Q
G
before the most recent
transition of
the clock; indicates a one-bit shift.
1
转让个人闲置编程器SuperPro/L+、调试器U-EC5
个人闲置无用,现转给需要的网友。 全部淘宝交易。 所有物品均为二手,如实描述,实物拍摄,售出不退换。 1. 个人闲置西尔特并口型通用编程器SuperPro/L+(电源插口特殊,内负外正),配件 ......
zhoupxa 淘e淘
不能确定问题所在了,迷糊了
以下是测aclk的程序: #include <msp430x16x.h> void main(void) { int i; WDTCTL = WDTPW +WDTHOLD; // Stop Watchdog Timer DCOCTL = DCO0 + DCO1 + DCO ......
xinling1027 微控制器 MCU
O-Link发布RC版本(硬件已验证),提供原生OpenOCD程序,建立mailli
丑媳妇总要见公婆的,既然做了,总有发布的一天,虽然在国内估计这个平台使用的人相当的极其少。感谢万利赠送的免费开发套件,使得我有机会可以玩玩新的ARM核警告:使用这个环境需要有一定 ......
szfpga stm32/stm8
运算放大器和比较器分类
运算放大器和比较器分类...
Lemontree 模拟电子
三相异步电机静止状态下参数辨识MATLAB仿真模型
三相异步电机静止状态下参数辨识MATLAB仿真模型,实现对定子电阻、转子电阻、互感和漏感的辨识。 428118 ...
alphaalgorithm 电机控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1287  248  1913  819  1969  52  54  43  58  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved