电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962F9653401QXA

产品描述D Flip-Flop, AC Series, 2-Func, Positive Edge Triggered, 1-Bit, Complementary Output, CMOS, CDFP14, BOTTOM BRAZED, CERAMIC, DFP-14
产品类别逻辑    逻辑   
文件大小233KB,共10页
制造商Cobham PLC
下载文档 详细参数 全文预览

5962F9653401QXA概述

D Flip-Flop, AC Series, 2-Func, Positive Edge Triggered, 1-Bit, Complementary Output, CMOS, CDFP14, BOTTOM BRAZED, CERAMIC, DFP-14

5962F9653401QXA规格参数

参数名称属性值
包装说明DFP,
Reach Compliance Codeunknown
系列AC
JESD-30 代码R-CDFP-F14
逻辑集成电路类型D FLIP-FLOP
位数1
功能数量2
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
输出极性COMPLEMENTARY
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)21 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度2.921 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量300k Rad(Si) V
触发器类型POSITIVE EDGE
宽度6.2865 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS74/UT54ACTS74
Dual D Flip-Flops with Clear & Preset
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 14-pin DIP
- 14-lead flatpack
UT54ACS74 - SMD 5962-96534
UT54ACTS74 - SMD 5962-96535
DESCRIPTION
The UT54ACS74 and the UT54ACTS74 contain two indepen-
dent D-type positive triggered flip-flops. A low level at the
Preset or Clear inputs sets or resets the outputs regardless of the
levels of the other inputs. When Preset and Clear are inactive
(high), data at the D input meeting the setup time requirement
is transferred to the outputs on the positive-going edge of the
clock pulse. Following the hold time interval, data at the D
input may be changed without affecting the levels at the outputs.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
PRE
L
H
L
H
H
H
CLR
H
L
L
H
H
H
CLK
X
X
X
L
D
X
X
X
H
L
X
OUTPUT
Q
H
L
H
1
PINOUTS
14-Pin DIP
Top View
CLR1
D1
CLK1
PRE1
Q1
Q1
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
CLR2
D2
CLK2
PRE2
Q2
Q2
14-Lead Flatpack
Top View
CLR1
D1
CLK1
PRE1
Q1
Q1
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
CLR2
D2
CLK2
PRE2
Q2
Q2
LOGIC SYMBOL
PRE1
CLK1
D1
CLR1
PRE2
CLK2
D2
CLR2
(4)
(3)
(2)
(1)
(10)
(11)
(12)
(13)
(9)
(8)
Q2
Q2
S
C1
D1
R
(5)
(6)
Q1
Q1
Q
L
H
H
L
H
Q
o
1
H
L
Q
o
Note:
1. The output levels in this configuration are not guaranteed to meet the minimum
levels for V
OH
if the lows at preset and clear are near V
IL
maximum. In
addition, this configuration is nonstable; that is, it will not persist when either
preset or clear returns to its inactive (high) level.
Note:
1. Logic symbol in accordance with ANSI/IEEE standard 91-1984 and IEC
Publication 617-12.
1
分析这台软起动器的故障
一台西门子3RW22 75KW的软起动器带小电机试时正常,可带75KW电机时没有软起过程,旁路接触器吸合时触头粘死,说明电流很大,可带小电机时旁路接触器能按设定的时间吸合,但从起动电压到电机正常 ......
eeleader 工业自动化与控制
性能问题
您好,我想问下 能否用EP3C10E144这颗FPGA带起来 4-8个 10/100M的网卡PHY.或者用FPGA其他的也行, 不做复杂处理仅仅是转发? 另外一颗FPGA中是否可以建多个软核,比如8个,受限与什么指标? 这些软核 ......
bjthemost FPGA/CPLD
基于GD32的仓库温度报警系统---GPIO口驱动蜂鸣器
国庆佳节快过完一半了,但是项目还是没有多大的进展,距离提交作品的时间越来越近,但是还是存在许多bug需要解决。 今天在调试驱动蜂鸣器的时候,为什么不能用驱动发光二极管的 ......
yin_wu_qing GD32 MCU
请问这个例程的晶振是多少Mhz
请问这个例程的晶振是多少Mhz,是使用的外部晶振吗 ...
18782458718 GD32 MCU
关于wince部署.net 2.0的问题(在线等)
新人问个问题 我用VS2005写的测试程序,部署到wince系统ARM的ResidentFlash下测试,运行正常 然后我重启ARM后,结果运行就不正常,提示:cannot find 'test'( or one of its components) make ......
ienui 嵌入式系统
请教高手TVP5150图像显示问题
大家好,我用VP5150+DM642采集的PAL制的图像,未经任何算法处理,直接送FPGA存入Nandflash里,通过上位机回读显示,出现了这种问题:图像纵向有规则的条纹,搞了好长时间,不知道是什么情况,哪 ......
peter_box DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1766  1974  1658  159  439  40  23  29  1  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved