电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962H9658101QXC

产品描述R-S Latch, ACT Series, 4-Func, Low Level Triggered, 2-Bit, True Output, CMOS, CDFP16, BOTTOM BRAZED, CERAMIC, DFP-16
产品类别逻辑    逻辑   
文件大小228KB,共9页
制造商Cobham PLC
下载文档 详细参数 全文预览

5962H9658101QXC概述

R-S Latch, ACT Series, 4-Func, Low Level Triggered, 2-Bit, True Output, CMOS, CDFP16, BOTTOM BRAZED, CERAMIC, DFP-16

5962H9658101QXC规格参数

参数名称属性值
包装说明DFP, FL16,.3
Reach Compliance Codeunknown
ECCN代码3A001.A.1.A
其他特性WITH DUAL S INPUT FOR TWO FUNCTIONS
系列ACT
JESD-30 代码R-XDFP-F16
JESD-609代码e4
负载电容(CL)50 pF
逻辑集成电路类型R-S LATCH
最大I(ol)0.012 A
位数2
功能数量4
端子数量16
最高工作温度125 °C
最低工作温度-55 °C
输出极性TRUE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装等效代码FL16,.3
封装形状RECTANGULAR
封装形式FLATPACK
电源5 V
Prop。Delay @ Nom-Sup18 ns
传播延迟(tpd)18 ns
认证状态Qualified
筛选级别38535Q/M;38534H;883B
座面最大高度2.921 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层GOLD
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量1M Rad(Si) V
触发器类型LOW LEVEL
宽度6.731 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS279/UT54ACTS279
Quadruple S-R Latches
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 16-pin DIP
- 16-lead flatpack
UT54ACS279- SMD 5962-96580
UT54ACTS279 - SMD 5962-96581
DESCRIPTION
The UT54ACS279 and the UT54ACTS279 contain four basic
S-R flip-flop latches. Under conventional operation, the S-R
inputs are normally held high. When the S input is pulsed low,
the Q output will be set high. When R is pulsed low, the Q output
will be reset low. If the S-R inputs are taken low simultaneously,
the Q output is unpredictable.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
S
H
L
H
L
R
H
H
L
L
OUTPUT
Q
Q
0
H
L
H
1
PINOUTS
16-Pin DIP
Top View
1R
1S1
1S2
1Q
2R
2S
2Q
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
4S
4R
4Q
3S2
3S1
3R
3Q
16-Lead Flatpack
Top View
1R
1S1
1S2
1Q
2R
2S
2Q
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
4S
4R
4Q
3S2
3S1
3R
3Q
LOGIC SYMBOL
(1)
1R
(2)
1S1
(3)
1S2
(5)
2R
(6)
2S
(10)
3R
(11)
3S1
(12)
3S2
(14)
4R
(15)
4S
Note:
1. This configuration is nonstable. It may not persist when the S and R inputs
return to their inactive (high) level.
R
S1
S1
R
S2
R
S3
S3
R
S4
(4)
1Q
(7)
2Q
LOGIC DIAGRAM
(LATCHES 1 & 3)
R
R
(LATCHES 2 & 4)
(9)
3Q
(13)
4Q
Note:
1. Logic symbol in accordance with ANSI/IEEE standard 91-1984 and IEC
Publication 617-12.
S1
S2
Q
S
Q
1
关于微软的提供的WINCE SDK
  准备在PDA上开发一个简单的程序,不打算自己定制wince SDK,看见参考书上的有微软提供的Pocket PC 2003,打算用这个,但是上了微软的网站,没有找到,书是2006版,可能变化太快了,只 ......
hustxsh 嵌入式系统
在FPGA非正弦信号的有效值计算?
本人由于项目需求,需要在求含有比较多谐波的数字正弦波信号的有效值。目前我想到的方式,采集信号进行高次谐波过滤,求基波的平均值,然后求有效。在FPGA中实现,占用的资源比较多,特别是采集 ......
eeleader FPGA/CPLD
LED应用-1 线控制 & AN033
本帖最后由 dontium 于 2015-1-23 13:13 编辑 LED应用手册 1 线控制 – 省去 LED 驱动器的微处理器控制 AN033 -- 将射频闪光 LED 软件示例转换为 CC2420 - MSP430(修订版 A) 超实用的 ......
德州仪器 模拟与混合信号
男人要不得的十大土掉渣行为
1.照相时做V字形手势:天啊,救救这个老土的人吧!哪怕你站得像一截木桩呢。 2.偶像崇拜:已经没有偶像了,只有“呕吐的对象”。 3.千万不要用手绢,这比当街裸奔还丢人。有汗就往身上擦,不管 ......
simonprince 聊聊、笑笑、闹闹
STM8S103的读保护让我疯了
给客户做了6个样板,用STVP烧录了软件,选择了READONLY保护选项。 前几天客户把6个板子送过来要修改。结果发现有4块板子是正常,但是有2块板子的读保护没有了,代码通过STVP轻松读出来 ......
ljxh401 stm32/stm8
Nios IDE 运行中的一个错误
IDE 中LED 跑马灯的程序运行时总是出现 nios2-terminal: connected to hardware target using JTAG UART on cable nios2-terminal: "USB-Blaster ", device 1, instance 0 nios2-terminal: ( ......
hd12 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1966  1828  1380  1253  635  18  14  3  57  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved