电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

54112-812-66-1050

产品描述Board Connector, 66 Contact(s), 2 Row(s), Male, Straight, 0.1 inch Pitch, Solder Terminal, Locking, Black Insulator, Receptacle
产品类别连接器    连接器   
文件大小67KB,共1页
制造商Amphenol(安费诺)
官网地址http://www.amphenol.com/
下载文档 详细参数 全文预览

54112-812-66-1050概述

Board Connector, 66 Contact(s), 2 Row(s), Male, Straight, 0.1 inch Pitch, Solder Terminal, Locking, Black Insulator, Receptacle

54112-812-66-1050规格参数

参数名称属性值
是否Rohs认证不符合
Reach Compliance Codecompliant
主体宽度0.19 inch
主体深度0.413 inch
主体长度3.3 inch
主体/外壳类型RECEPTACLE
连接器类型BOARD CONNECTOR
联系完成配合AU ON NI
联系完成终止Tin/Lead (Sn/Pb) - with Nickel (Ni) barrier
触点性别MALE
触点材料PHOSPHOR BRONZE
触点模式RECTANGULAR
触点样式SQ PIN-SKT
绝缘电阻5000000000 Ω
绝缘体颜色BLACK
绝缘体材料THERMOPLASTIC
JESD-609代码e0
制造商序列号54112
插接触点节距0.1 inch
匹配触点行间距0.1 inch
安装选项1LOCKING
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数2
装载的行数2
最高工作温度125 °C
最低工作温度-65 °C
PCB接触模式RECTANGULAR
PCB触点行间距2.54 mm
电镀厚度15u inch
额定电流(信号)3 A
参考标准UL, CSA
可靠性COMMERCIAL
端子长度0.095 inch
端子节距2.54 mm
端接类型SOLDER
触点总数66
Base Number Matches1
在电机控制中PWM触发ADC,如何获得精确ADC 采样
在TI 的官方的例程中ADC 采样通过 PWM1 时基计数器计数等于零的时候发出 ADC 转换信号,触发ADC 进行AD 转换。PWM 时基计数采用双边延的方式,当PWM H信号输出拉高时通常时基计数器不是在零的状态,此时如何保证ADC 转换值一定有效值呢(时基计数器在零的状态通常PWM H已拉低了,此时采样还有意义吗?)?一直没弄明白,请帮忙解答。...
swordman 微控制器 MCU
吐槽一下网络摄像机
[align=center].现在很多人对购买网络摄像机束手无策。毕竟在平时生活中不会接触这类东西,到了真正有需要的时候根本不知从何下手。今天我就跟大家侃侃我买摄像机的经历和买摄像机的方法技巧。这些方法技巧也是我一次次总结出来的实战经验,大家有不同观点的欢迎指点。[/align][align=left]我是一家电子公司的IT技术专员。众所周知,搞IT的嘛都喜欢捣鼓这些电子产品。我接触网络摄像机也不...
wzq06633278902 安防电子
如何实现从PC向串口发送特定数据然后控制单片工作?
自己想了个思路是利用一个临时数组temp存放U0RXBUF里的值,然后调用strcmp函数比较。但是问题来了,temp是个量不定的数组,调用strcmp函数会比较不了,求前辈指点,还是我思路不对??...
zbnzbnzbnz 微控制器 MCU
怎样消除竞争冒险
module compare(out,a,b);input [7:0] a,b;output out;reg out;always @(a or b)begin if(ab)out=1; elseout=0;endendmodule在进行门级仿真的时候波形中出现了毛刺,也就是所谓的竞争冒险,如下图书上也有竞争冒险的解决办法,但具体到代码里还是不会,谁能教教我该怎么改这个代码才能消除竞争冒险?...
超自然 FPGA/CPLD
全定制ALU模块设计
在0.13um工艺下用全定制方法设计一32位ALU模块,然后基于Hspice对电路图进行延时分析与优化;采用模块化的设计方法完成版图设计,通过DRC和LVS检查。有没有想做的,速度报名!:time: :time: :time: :time: :time: :time:...
CauserBait FPGA/CPLD
为什么时钟中断进入不了
我用的是 jxarm9 2410 的板子实验环境是ADT中断请求做了 ,中断使能也做了。正常应该是每秒自动触发一次tick中断,进入中断处理函数才对啊。但就是不进入中断服务函数。请高手们帮帮我吧感激不尽。以下是我的代码/* 包含文件 */#include "def.h"#include "2410lib.h"#include "option.h"#include "2410addr.h"#incl...
lnb19850110 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 116  296  494  1101  1592 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved