电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

2N5089RLRE

产品描述Small Signal Bipolar Transistor, 0.05A I(C), 25V V(BR)CEO, 1-Element, NPN, Silicon, TO-92,
产品类别分立半导体    晶体管   
文件大小156KB,共4页
制造商Motorola ( NXP )
官网地址https://www.nxp.com
下载文档 详细参数 全文预览

2N5089RLRE概述

Small Signal Bipolar Transistor, 0.05A I(C), 25V V(BR)CEO, 1-Element, NPN, Silicon, TO-92,

2N5089RLRE规格参数

参数名称属性值
Reach Compliance Codeunknown
ECCN代码EAR99
其他特性LOW NOISE
最大集电极电流 (IC)0.05 A
基于收集器的最大容量4 pF
集电极-发射极最大电压25 V
配置SINGLE
最小直流电流增益 (hFE)400
JEDEC-95代码TO-92
JESD-30 代码O-PBCY-T3
元件数量1
端子数量3
最高工作温度150 °C
封装主体材料PLASTIC/EPOXY
封装形状ROUND
封装形式CYLINDRICAL
极性/信道类型NPN
功耗环境最大值1.5 W
认证状态Not Qualified
表面贴装NO
端子形式THROUGH-HOLE
端子位置BOTTOM
晶体管应用AMPLIFIER
晶体管元件材料SILICON
标称过渡频率 (fT)50 MHz
VCEsat-Max0.5 V
Base Number Matches1
room不能复制是何故?
[i=s] 本帖最后由 huo_hu 于 2015-1-7 23:40 编辑 [/i]从第6个开始复制出错,有什么地方不一样吗?没看出来啊.....[img]data:image/png;base64,iVBORw0KGgoAAAANSUhEUgAABaAAAAOECAYAAABXTZbSAAAAAXNSR0IArs4c6QAAAARnQU1BAACxjwv8YQUAAAAJcEhZcwAADsM...
huo_hu PCB设计
M4之浮点运算单元FPU个人总结!!!!!!!!!!!!!!!!!!!!!!!!
最近一直在纠结M4的浮点运算单元该怎么开启,为何语句里配置了(FPUEnable();FPULazyStackingEnable()[color=#000][size=4];[/size][/color])跟没配置程序运行速度是一个样的,有幸得到坛友指点,才解决了这个问题。下面说一下开启FPU的方法:首先,需要在编译器上开启FPU功能。CCS:默认为开启状态。可以在propertise——buli...
Linchpin 微控制器 MCU
BMP280的mpy驱动
[i=s] 本帖最后由 dcexpert 于 2018-2-6 16:09 编辑 [/i]BMP280是一个高精度的温度和气压传感器,是BMP180的升级型号。不但体积更小,精度更好,功耗也大幅度降低了。今天完成了BMP280程序的移植,在程序移植过程中,发现了好几个坑,耽误了不少时间,幸好还是解决了。使用起来非常简单,只要import bmp280库,就可以获取气压、温度、高度了。[code]f...
dcexpert MicroPython开源版块
51单片机
指令求解???????新手上路,请高手多多指教ANL TMOD ,#0FHORL TMOD ,#00HMOV TH1,#0CHMOV TL1,#03HMOV IE,#00HSETB TR1LOOP: JBC TF1,LOOP1AJMP LOOPLOOP1: MOV TH1,#0FCHMOV TL1,#03HCPL P1.0 : ?新手上路, 请问 ,为何要将输出取反?? 这一语句是什么意思????...
yankees 单片机
STM32 TIM1(SPWM) 、TIM2(捕获)、TIM3(PWM)输出异常
小弟最近刚接触STM32 正在学习它的高级定时器跟通用定时器的功能在网上看了些帖子又小研究了一下手册后,小弟把出SPWM(TIM1)、定时器捕获(TIM2)及出普通PWM(TIM3)的程序做了一下整合整合前小弟已对他们单独做过测试,均能正常工作,可是整合后,只要我一使能TIM1的主输出,TIM3输出的普通PWM的波形就立马出现缺失的现象(软件仿真看出来的)禁止TIM1的主输出,TIM3出的波形又恢...
onlyme945 stm32/stm8
请问下有人用FLASH做过NAND系列的FLASH驱动没呢?很想问个问题~谢谢~
最近在用一个XILINX的FPGA,用Verilog来写,要做一个nand FLASH的驱动,就是读写的控制~我刚学不久,所以从读ID开始做起,但是现在读ID总是读不出来,用chipscope抓了数据看都是0,我觉得时序应该没问题啊~我看datasheet,在读ID时也要对RB这个管脚进行检测的吧?是不是CLE和ALE高后,还要等待RB为高后才可以进行读ID?哪位师兄可以给我些建议,非常感谢,可以...
lelte 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 29  761  1301  1432  1704 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved