电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACGB41.943/25.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACGB41.943/25.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACGB41.943/25.000规格参数

参数名称属性值
包装说明,
Reach Compliance Codecompli
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
【平头哥RVB2601创意应用开发】+室内环境监测平台
本帖最后由 打破传统 于 2022-6-7 00:51 编辑 一、项目背景 RVB2601是基于平头哥生态芯片CH2601设计的一款开发板,板载JTAG调试器、WiFi&BLE芯片 W800,音频ADC-ES7210,音频DAC-ES8156,1 ......
打破传统 玄铁RISC-V活动专区
为何用 RasSetEntryProperties 函数创建拨号连接时老是返回ERROR_INVALID_SIZE,请高手们指点
下面是代码:    RASENTRY RasEntry; RASDIALPARAMS RasDialParams; HRASCONN hRasConn=NULL; DWORD dwSize; DWORD dwError; TCHAR szError = {0}; TCHA ......
withoutpoem 嵌入式系统
《FW》不负如来不负卿
不负如来不负卿 那一刻,我升起风马,不为乞福,只为守侯你的到来 那一日,垒起玛尼堆,不为修德,只为投下心湖的石子 那一月,我摇动所有的经筒,不为超度,只为触摸你的指尖; 那一年, ......
shuangshumei 聊聊、笑笑、闹闹
CCS+C6678LE以太网接口测试示例代码
为了方便贴代码,将原始实例的代码做了精简; 为了探索其原理,修改/添加了少量代码。 主要代码如下 #include <stdio.h> #include <ti/ndk/inc/netmain.h> #include <ti/s ......
灞波儿奔 DSP 与 ARM 处理器
菜鸟学习DSP该如何做?有什么样的步骤?
刚刚接触DSP器件,对于DSP的学习该如何认识?该以一个什么样的学习步骤?感谢各位高手能够分享一些最开始入门的经验,最初该怎么选择学习的器件?刚接触DSP的菜鸟,感谢拍砖:):) :) :) ...
mdq123 DSP 与 ARM 处理器
AT89c5131的SPI通信问题
有人知道待发送的数据要放在哪么? MOV A,要发送的数据1 MOV R0,A MOV A,要发送的数据2 MOV R1,A ... CALL 开SPI 是这样? 知道的告诉我下啊 ...
lynker 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1712  1846  1828  750  1166  40  31  20  21  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved