电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACFA41.943/24.704

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACFA41.943/24.704概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACFA41.943/24.704规格参数

参数名称属性值
包装说明DIP-16
Reach Compliance Codecompli
其他特性SEATED HEIGHT CALCULATED
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDIP-T16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
座面最大高度4.58 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
温度等级COMMERCIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
STVD编译出错
#error clnk Debug\tmc_gy01.lkf:1 segments .const (0x8080-0x8b97) and .const (0x8000-0x8082) overlap The command: "clnk -l"d:\Program Files\COSMIC\CXSTM8_16K\Lib"-o Deb ......
alan_zhang stm32/stm8
能用51单片机做个简单的变频器吗?
:congratulate: 我们厂里经常会测一些电机,每次都是用控制板+变频器+线材 东西一大堆,还麻烦,所以我就想自己用51单片机DIY一个简易的变频器,我的思路是这样的,:: 用一个I/O中的六个分 ......
lakeweir 51单片机
看看你属于那种水品的人。
高职玩单片机,本科玩模电,研究生玩ARM&FPGA。博士玩系统,你是啥子水品我不知道。反正我就了高职水品,...
终极菜鸟 51单片机
当PCB设计师遇到爱情,猜猜他板内的阻抗有多大变化
作者:王辉东(一博科技高速先生团队成员) 正文: 遇见你的那天,天空飘着濛濛细雨, 在学校的食堂打了一份青菜,犒劳自己。 家里条件不好,能让我上学填饱肚子, 已是父母最大的 ......
yvonneGan PCB设计
Iwatch苹果手表无线充电
9月11日苹果公司又发布了Apple Watch S5系列手表,苹果手表的发布又重新定义了智能手表行业,特别是加入了健康监控功能,让我们每时每刻都能了解自己的身体状况,特别是一些身体健康状况不好的 ......
messc10 消费电子
干货分享:一线工程师5G手稿合集
「一线工程师5G手稿」系列技术文章。 由Keysight一线工程师撰写, 受到到读者肯定和好评。 应该说,这系列的文章 切中了当前5G测试测量技术的痛点和痒点, 原厂一线工程 ......
eric_wang 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2788  437  468  1440  2257  19  38  4  3  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved