电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACGA41.943/23.7285

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACGA41.943/23.7285概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACGA41.943/23.7285规格参数

参数名称属性值
包装说明,
Reach Compliance Codeunknow
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
51 为什么我在子程序中用了PUSH POP后 子程序不回到调用他那 而是回到了0RG 00H呢?
51 为什么我在子程序中用了PUSH POP后 子程序不回到调用他那 而是回到了0RG 00H呢?...
DIDADI 嵌入式系统
【幸运抢楼】设计自己的EEWORLD之1——你最感兴趣的DIY是什么?(12月01日-12月31日)
  坛子里的DIY或大或小已经陆陆续续开展了不少,每期的DIY都可能得到一些DIYer的强烈支持,也收获了不少的心得体验。为了更好地将DIY活动持续下去,所以想请大家为明年的DIY活动把把脉: ......
EEWORLD社区 为我们提建议&公告
计数时序求助
各位专家,小弟新手一枚。遇到个问题,在此求助指导下,谢谢。 在我的FPGA设计中,有两个时钟信号, 一个74.25MHz,一个400MHz。两信号周期比为5.38倍左右。小弟要对400MHz信号上升沿进行计数 ......
shangliyongzhe FPGA/CPLD
跳,还是不跳?这是个问题!
亲们,帮分析下,俺是跳呢还是不跳涅?情况如下: 09年的通信工程本科僧一枚,东莞任职某台湾品牌仪表销售约2年,年薪12W+。现在有一机会去世强,同样职位(销售工程师,主要负责安捷伦的示 ......
曹欢欢 工作这点儿事
请教液晶驱动问题!!
我用msp430f449直接驱动液晶的时候,显示很不稳定(连续不断的闪烁) 我怀疑是液晶时序的问题,但是ACLK的各种分频我都试过了,还是不行 希望大虾们帮我一把!!!我急需解决这个问题 在此先 ......
dltskp 微控制器 MCU
12V锂电钻维修经验分享
一个12V锂电钻空转正常,但不能加载,调节松紧档位也不管用,试着能不能死马当成活马医,总比扔了强 322390 322389 拆开后可以看到里面的电机 322391 这是里面的减速齿轮 322393 拆开后 ......
yjtyjt 以拆会友

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 830  1685  571  1751  446  38  51  26  7  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved