电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACFB41.943/16.665

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACFB41.943/16.665概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACFB41.943/16.665规格参数

参数名称属性值
包装说明,
Reach Compliance Codecompli
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
除了wince cab manager,还有别的打包工具吗?
如题,cab manager已经超过20次了。还有别的打包工具吗?怎么使用?...
xkzzwx 嵌入式系统
NDIS驱动注册中关于NDIS驱动的问题?
我做了一个NDIS驱动,相配合使一个Co-installer ,可是出现,驱动注册的时候我写的Co-installer 没有被调用,但在注册表里已经有了关于Co-installer 的注册项,哪位大侠帮帮忙给解答一下。...
liurse 嵌入式系统
[国民技术N32WB452测评] 一.开发板开箱、开发环境搭建及GPIO口的使用
本文将会介绍N32WB45xL-EVB全功能评估板资料下载、驱动安装以及开发环境的搭建,并在最后运行官方所提供的GPIO相关例程。 【所需硬件】 N32WB45xL-EVB全功能评估板 * 1 杜邦线若干 ......
Eurasia32 国产芯片交流
用51学写DS2438读电池的温度以及电压
刚刚学写DS2438的程序,单片机用的是51,按照DS2438的规格书上所说读温度的时序出现以下结果,烦请有了解这个的片子的指点指点!!!谢谢 http://photo.163.com/photo/skybj4/?u=skybj4#m=2&ai ......
cme05015 嵌入式系统
谷歌中文搜索恢复“过滤”功能 仍寻求谈判
如果按照谷歌所说,将在未来数周内进行谈判,那么至少可以断定Google.cn仍有数周生命,一旦协商进展缓慢,或许要等到三四月份才能揭晓答案。   谷歌否认其中国办事处已关闭 仍将寻求与中国政 ......
shuangshumei 聊聊、笑笑、闹闹
求助!!!linux内核编译的问题
:)最近刚刚上手de1-soc,对soc了解不是很多,做完了官方的例程,有了初步的理解,现在我想在de1-soc上通过linux系统录制和播放音频,想要添加相应的驱动到内核,我使用的是官方镜像Ubuntu镜像文 ......
coolstudy FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2057  394  2546  1686  1920  58  11  19  45  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved