电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACFA16.128/20.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GACFA16.128/20.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACFA16.128/20.000规格参数

参数名称属性值
包装说明SON,
Reach Compliance Codecompli
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDSO-N16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
座面最大高度4.15 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级COMMERCIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
推荐一个超好的FPGA设计文档
当小说一样来读FPGA设计文档,你试过吗?不错值得推荐的资料,大家共同进步!...
sunjie19840522 FPGA/CPLD
TI培训无法登陆
打开training.eeworld.com.cn时,出现:Error!Redis server went away异常,是不是今日的TI培训无法进入了呢?:time:...
shtb8501 TI技术论坛
proteus7.5sp3最新PJ
proteus7.5sp3最新PJ测试完全可用!...
tt98 单片机
STM32程序跑飞死机问题
用的是STM32103VBT6,主要功能是利用定时器模拟15路IO频率输出控制步进电机,和外部通过SPI和另个STM32通讯,现在问题是控制电机的STM32偶而死机,和电机的驱动连接是通过磁隔离芯片的干扰经过 ......
aihys stm32/stm8
晒WEBENCH设计的过程+ACDC电源12V1A输出
100V~~240AC输入,12V1ADC输出,坏境温度30. 168969 经过筛选,生成7个方案 168967 使用第一个最高效率的进行设计 168966 原理图 168972 进一步优化方案 168971 效率等等图表 168970 ......
潇洒咪咪兔 模拟与混合信号
60A交错式有源钳位正向转换器设计
引言在48V输入电信系统中,100W到250W的电源便足以满足许多应用的需求。正向转换器是这些应用的理想选择。在更低输出电压下,次级电路中的同步整流可提高效率和简化系统散热设计。有源钳位正向 ......
莫妮卡 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2238  294  1709  28  2012  45  18  25  52  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved