电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACCB16.128/20.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GACCB16.128/20.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACCB16.128/20.000规格参数

参数名称属性值
包装说明,
Reach Compliance Codecompli
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
我的单片机开发之路(二)
在掌握了Keil和Protel 99以后我就正式入行了。先前我主要的工作是开发8051的汇编程序,公司主要产品是IC卡读写器(非CPU卡,使用IIC总线),那时如果会IIC总线和驱动128x64液晶就可以独挡一面了, ......
bigbat 工作这点儿事
uclinux下s3c4510b,flash为39vf160,如何才能知道flash中空闲地址?
希望能在用户程序中对flash读写数据,可是查看资料后 也不明白代码怎么存放,写了原有数据就启动不了了。uclinux下flash开始地址 FLASH_MEM_BASE=0x01000000,FLASH_SIZE=0x00200000. 而且修改 ......
joy.zhou Linux开发
Iar for ARM(Cortex-M3)的汇编语法
想学一下IAR FOR ARM ,Cortex-M3的汇编,但是不知道这个编译器的汇编语法是怎么弄得,上IAR官网找了半天也没好找不到相关资料。谁能帮忙发个相关的资料或者是给个下载地址。...
lr2131 ARM技术
LED发光二极管的结构组成
一、支架:   1)、支架的作用:用来导电和支撑   2)、支架的组成:支架由支架素材经过电镀而形成,由里到外是素材、铜、镍、铜、银这五层所组成。   3)、支架的种类:带杯支架做聚 ......
咖啡不加糖 模拟电子
“山寨机之父”联发科参与TD标准制定
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 转自---高工在线 1月19日消息,有“山寨机之父”之称的联发科与工信部旗下泰尔实验室最近签订战略联盟合约,携手推广自主研发3G标准TD-SCD ......
gaogong 消费电子
这个帖让我笑得不行了~~
https://bbs.eeworld.com.cn/thread-95398-2-1.html 但又没法回复 哎 哈哈哈哈哈哈...
soso 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1874  2346  893  2597  1915  52  34  42  46  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved