电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

WCLB04956001J

产品描述RES NET,THIN FILM,56K OHMS,100WV,5% +/-TOL,-50,50PPM TC,0906 CASE
产品类别无源元件    电阻器   
文件大小85KB,共3页
制造商Vishay(威世)
官网地址http://www.vishay.com
标准
下载文档 详细参数 全文预览

WCLB04956001J概述

RES NET,THIN FILM,56K OHMS,100WV,5% +/-TOL,-50,50PPM TC,0906 CASE

WCLB04956001J规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明SMT, 0906
Reach Compliance Codeunknown
ECCN代码EAR99
构造Chip
制造商序列号CLB
网络类型Center Tap
端子数量9
最高工作温度125 °C
最低工作温度-55 °C
封装高度0.254 mm
封装长度2.26 mm
封装形式SMT
封装宽度1.5 mm
包装方法Tray
额定功率耗散 (P)0.05 W
电阻56000 Ω
电阻器类型ARRAY/NETWORK RESISTOR
系列CLB
尺寸代码0906
温度系数-50,50 ppm/°C
端子面层NOT SPECIFIED
容差5%
工作电压100 V
Base Number Matches1

文档预览

下载PDF文档
CLA, CLB
Vishay Electro-Films
Thin Film Eight Resistor Array
FEATURES
Product may not
be to scale
Wire bondable
Eight equal value resistors on a 0.060 x 0.090 inch chip
Resistance range: 20
Ω
to 1 MΩ
Excellent TCR tracking
Resistor material: Tantalum nitride, self-passivating
Oxidized silicon substrate for good power dissipation
Custom values available
Moisture resistant
The CLA and CLB resistor arrays are the hybrid equivalent
to the eight resistor common connection and isolated
networks available in sips or dips. The resistors are spaced
on 0.010 inches centers resulting in minimal space
requirements.
These chips are manufactured using Vishay Electro-Films
(EFI) sophisticated Thin Film equipment and manufacturing
technology. The CLA and CLBs are 100 % electrically tested
and visually inspected to MIL-STD-883.
APPLICATIONS
The CLA and CLB thin film resistor arrays are designed for hybrid packages requiring up to eight resistors of the same resistance
value and tolerance, as well as excellent TCR tracking. For such hybrids, they afford great savings in cost and space.
TEMPERATURE COEFFICIENT OF RESISTANCE, VALUES AND TOLERANCES
CHIP
RESISTOR
ARRAYS
Tightest Standard Tolerance Available
0.5 %
0.1 %
PROCESS CODE
CLASS H*
CLASS K*
054
049
045
026
017
008
*MIL-PRF-38534 inspection criteria
± 25 ppm/°C
± 50 ppm/°C
± 100 ppm/°C
20
Ω
300
Ω
300 kΩ
500 kΩ 1 MΩ
STANDARD ELECTRICAL SPECIFICATIONS
PARAMETER
TCR Tracking Spread
Noise, MIL-STD-202, Method 308
100
Ω
- 250 kΩ
< 100
Ω
or > 251 kΩ
Moisture Resistance, MIL-STD-202, Method 106
Stability, 1000 h, + 125 °C, 25 mW
Absolute
Ratio
Operating Temperature Range
Thermal Shock, MIL-STD-202
Method 107, Test Condition F
High Temperature Exposure, ± 150 °C, 100 h
Dielectric Voltage Breakdown
Insulation Resistance
Operating Voltage
DC Power Rating at + 70 °C (Derated to Zero at 175 °C)
5 x Rated Power Short-Time Overload, + 25 °C, 5 s
www.vishay.com
112
For technical questions, contact: efi@vishay.com
± 5 ppm/°C
- 35 dB typ.
- 20 dB typ.
± 0.5 % max.
ΔR/R
± 0.25 % max.
ΔR/R
± 0.05 % max.
ΔR/R
- 55 °C to + 125 °C
± 0.1 % max.
ΔR/R
± 0.2 % max.
ΔR/R
200 V
10
12
min.
100 V
50 mW per resistor
± 0.1 % max.
ΔR/R
Document Number: 61009
Revision: 17-Mar-08
韩国现代汽车智能安全气囊采用FRAM作为数据存储
世界顶尖的非易失性铁电存储器 (FRAM) 和集成半导体产品供应商及开发商Ramtron International 宣布,韩国现代 Hyundai Autonet 公司选用了其生产的 FRAM 产品用于该公司的汽车智能安全气囊和乘 ......
frozenviolet 汽车电子
24V蓄电池给DC-DC供电,输出不对原因?
本帖最后由 肖柳子 于 2018-7-10 17:34 编辑 蓄电池输出电压24V,稳压电源输出电压24V如果用开关电源或者稳压电源给DC-DC供电,降压到12V期望值电压。 但是撤掉开关电源或稳压电源 ......
肖柳子 综合技术交流
中频信号时域分析
如果不采用示波器的情况下如何对设备的中频信号(120Mhz左右)的时域进行分析和处理,希望能够测得信号的幅值,占空比,频率等参数。谢谢各位 ...
leosky568 无线连接
JPEG2000中嵌入式块编码的FPGA设计
摘要: 为了使JPEG2000能应用到便携产品中,采用了高效存储结构的硬件实现方案,并设计了相应的寄存器组和控制逻辑。仿真结果表明所设计所设计的编码器能够在0.256s内完成对一帧512×512的灰度 ......
maker FPGA/CPLD
EVC3.0转EVC4.0SP4的问题
有了在EVC3.0下的vcw、vcp等编译文件,我试着用EVC4.0SP4打开,但似乎没用~~~ 问下应该怎么做呢?...
ma_jerry 嵌入式系统
静电放电(ESD)设计
132864...
qin552011373 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 360  625  862  2908  673  24  6  52  44  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved