电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LFECP15E-3FN672I

产品描述FPGA, 768 CLBS, 420 MHz, PQFP144
产品类别半导体    可编程逻辑器件   
文件大小10MB,共163页
制造商Lattice(莱迪斯)
官网地址http://www.latticesemi.com
下载文档 详细参数 全文预览

LFECP15E-3FN672I概述

FPGA, 768 CLBS, 420 MHz, PQFP144

现场可编程门阵列, 768 CLBS, 420 MHz, PQFP144

LFECP15E-3FN672I规格参数

参数名称属性值
功能数量1
端子数量144
最大工作温度85 Cel
最小工作温度0.0 Cel
最大供电/工作电压1.26 V
最小供电/工作电压1.14 V
额定供电电压1.2 V
加工封装描述20 X 20 MM, TQFP-144
状态DISCONTINUED
包装形状SQUARE
包装尺寸FLATPACK, LOW PROFILE, FINE PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.5000 mm
端子涂层TIN LEAD
端子位置QUAD
包装材料PLASTIC/EPOXY
温度等级OTHER
组织768 CLBS
最大FCLK时钟频率420 MHz
可配置逻辑模块数量768
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
一个CLB模块最大延时0.4000 ns

文档预览

下载PDF文档
LatticeECP/EC Family Data Sheet
DS1000 Version 02.8, September 2012
嵌入式开发板如何通过USB共享网络
最近在学习嵌入式,入手了beaglebone black,只要一根USB线就可以搞定,可以通过ssh登陆,ftp传输,很方便, 手头还有一块便宜的开发板,教程上只能通过串口连接,联网需要网线,没有网 ......
flashtt ARM技术
FPGA 简介
FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,它是在PAL、GAL、EPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出 ......
lhy FPGA/CPLD
DSP硬件实现的优化(五)—输入数据带缺口时反馈环路的优化
在通信数字信号处理中,经常会遇到带有反馈环路的设计。例如数字时钟恢复或者自适应均衡滤波器。该类设计的基础都是对输入数据进行滤波或者均衡,调相,而进行上述计算所用到的系数来自于 ......
fish001 DSP 与 ARM 处理器
多页原理图创建sheet symbol的问题
AD设计多页原理图的时候,需要添加sheet symbol吗?design---->creat sheet symbol from sheet or HDL。看到有些设计有添加,有些设计没有添加。 ...
平漂流 PCB设计
一点点想法
看到论坛首页的热门板块的排名 忽然想把一些不太热的炒起来 有兴趣的回帖...
heningbo 为我们提建议&公告
调试时总是出现错误
错误如下:(是不是软件没装好) error: symbol "_InitSciGpio" redefined: first defined in "./c source/DSP2833x_Sci1.obj"; redefined in "./c source/DSP2833x_Sci.obj" error: symb ......
81876798 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 510  2368  1928  201  690  39  20  28  13  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved