电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

WCLB00819102D

产品描述RES NET,THIN FILM,191K OHMS,100WV,-100,100PPM TC,0906 CASE
产品类别无源元件    电阻器   
文件大小85KB,共3页
制造商Vishay(威世)
官网地址http://www.vishay.com
标准
下载文档 详细参数 全文预览

WCLB00819102D概述

RES NET,THIN FILM,191K OHMS,100WV,-100,100PPM TC,0906 CASE

WCLB00819102D规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明SMT, 0906
Reach Compliance Codeunknown
ECCN代码EAR99
构造Chip
制造商序列号CLB
网络类型Center Tap
端子数量9
最高工作温度125 °C
最低工作温度-55 °C
封装高度0.254 mm
封装长度2.26 mm
封装形式SMT
封装宽度1.5 mm
包装方法Tray
额定功率耗散 (P)0.05 W
电阻191000 Ω
电阻器类型ARRAY/NETWORK RESISTOR
系列CLB
尺寸代码0906
温度系数-100,100 ppm/°C
端子面层NOT SPECIFIED
工作电压100 V
Base Number Matches1

文档预览

下载PDF文档
CLA, CLB
Vishay Electro-Films
Thin Film Eight Resistor Array
FEATURES
Product may not
be to scale
Wire bondable
Eight equal value resistors on a 0.060 x 0.090 inch chip
Resistance range: 20
Ω
to 1 MΩ
Excellent TCR tracking
Resistor material: Tantalum nitride, self-passivating
Oxidized silicon substrate for good power dissipation
Custom values available
Moisture resistant
The CLA and CLB resistor arrays are the hybrid equivalent
to the eight resistor common connection and isolated
networks available in sips or dips. The resistors are spaced
on 0.010 inches centers resulting in minimal space
requirements.
These chips are manufactured using Vishay Electro-Films
(EFI) sophisticated Thin Film equipment and manufacturing
technology. The CLA and CLBs are 100 % electrically tested
and visually inspected to MIL-STD-883.
APPLICATIONS
The CLA and CLB thin film resistor arrays are designed for hybrid packages requiring up to eight resistors of the same resistance
value and tolerance, as well as excellent TCR tracking. For such hybrids, they afford great savings in cost and space.
TEMPERATURE COEFFICIENT OF RESISTANCE, VALUES AND TOLERANCES
CHIP
RESISTOR
ARRAYS
Tightest Standard Tolerance Available
0.5 %
0.1 %
PROCESS CODE
CLASS H*
CLASS K*
054
049
045
026
017
008
*MIL-PRF-38534 inspection criteria
± 25 ppm/°C
± 50 ppm/°C
± 100 ppm/°C
20
Ω
300
Ω
300 kΩ
500 kΩ 1 MΩ
STANDARD ELECTRICAL SPECIFICATIONS
PARAMETER
TCR Tracking Spread
Noise, MIL-STD-202, Method 308
100
Ω
- 250 kΩ
< 100
Ω
or > 251 kΩ
Moisture Resistance, MIL-STD-202, Method 106
Stability, 1000 h, + 125 °C, 25 mW
Absolute
Ratio
Operating Temperature Range
Thermal Shock, MIL-STD-202
Method 107, Test Condition F
High Temperature Exposure, ± 150 °C, 100 h
Dielectric Voltage Breakdown
Insulation Resistance
Operating Voltage
DC Power Rating at + 70 °C (Derated to Zero at 175 °C)
5 x Rated Power Short-Time Overload, + 25 °C, 5 s
www.vishay.com
112
For technical questions, contact: efi@vishay.com
± 5 ppm/°C
- 35 dB typ.
- 20 dB typ.
± 0.5 % max.
ΔR/R
± 0.25 % max.
ΔR/R
± 0.05 % max.
ΔR/R
- 55 °C to + 125 °C
± 0.1 % max.
ΔR/R
± 0.2 % max.
ΔR/R
200 V
10
12
min.
100 V
50 mW per resistor
± 0.1 % max.
ΔR/R
Document Number: 61009
Revision: 17-Mar-08
分立电阻器检定测试系统的配置
分立电阻器在最后的封装状态要进行单点通过/失败测试,这对确保产品符合制造商性能指标至关重要,而且可以在出货前识别劣质电阻器以及轻微不良的电阻器。通常要对电阻器进行两项测试:电阻器 ......
Jack_ma 测试/测量
【有奖活动】C6000多核问题解决方案分享
活动时间:7 月 17 日 ~ 8 月 30 日 活动规则: ‧总结在 C6000 多核设计中遇到某个技术问题的解决方法或过程;问题的解决方法描述要清晰详细,须包括如下内容才具有获奖资格: ̷ ......
EEWORLD社区 DSP 与 ARM 处理器
锁相环输出波形的频谱图
500280才开始做锁相环相关的产品,频谱图都看不懂,图中出现这个凹槽是代表什么?有什么解决的办法吗?希望大佬们能给点建议,谢谢啦! ...
LiHuiyang 无线连接
Cortex-M0+, 到底“+”了什么(有视频,有中文文档)
也许大家已经发现了,飞思卡尔Kinetis L系列采用的内核是Cortex-M0+,而不是Cortex-M0。这个小小的加号到底增加了什么呢?小小视频讲的一清二楚。 http://player.youku.com/player.php/sid/XN ......
qinkaiabc NXP MCU
FPGA和DSP的学习
今年要毕业了,参加了考研。考心仪的大学是没有机会了。但有机会去深圳大学学习(可能性还是有的,因为上线还是可以的吧)。如果去深圳大学的话,应该学习光学成像,这个方向和医疗电子很有 ......
HJ1219 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1806  662  810  2723  363  51  41  26  58  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved