电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY29948AXCT

产品描述2.5 V or 3.3 V, 200-MHz, 1:12 Clock Distribution Buffer LVCMOS-/LVTTL-compatible inputs
文件大小308KB,共10页
制造商Cypress(赛普拉斯)
下载文档 全文预览

CY29948AXCT在线购买

供应商 器件名称 价格 最低购买 库存  
CY29948AXCT - - 点击查看 点击购买

CY29948AXCT概述

2.5 V or 3.3 V, 200-MHz, 1:12 Clock Distribution Buffer LVCMOS-/LVTTL-compatible inputs

文档预览

下载PDF文档
CY29948
2.5 V or 3.3 V, 200-MHz,
1:12 Clock Distribution Buffer
2.5 V or 3.3 V, 200-MHz, 1:12 Clock Distribution Buffer
Features
Description
The CY29948 is a low-voltage 200-MHz clock distribution buffer
with the capability to select either a differential LVPECL or a
LVCMOS/LVTTL compatible input clock. The two clock sources
can be used to provide for a test clock as well as the primary
system clock. All other control inputs are LVCMOS/LVTTL
compatible. The 12 outputs are LVCMOS or LVTTL compatible
and can drive 50

series or parallel terminated transmission
lines. For series terminated transmission lines, each output can
drive one or two traces giving the device an effective fanout of
1:24. The outputs can also be three-stated via the three-state
input TS#. Low output-to-output skews make the CY29948 an
ideal clock distribution buffer for nested clock trees in the most
demanding of synchronous systems.
The CY29948 also provides a synchronous output enable input
for enabling or disabling the output clocks. Since this input is
internally synchronized to the input clock, potential output
glitching or runt pulse generation is eliminated.
2.5 V or 3.3 V operation
200-MHz clock support
LVPECL or LVCMOS/LVTTL clock input
LVCMOS-/LVTTL-compatible inputs
12 clock outputs: drive up to 24 clock lines
Synchronous Output Enable
Output three-state control
150 ps typical output-to-output skew
Pin compatible with MPC948, MPC948L, MPC9448
Available in Commercial and Industrial temp. range
32-pin TQFP package
Block Diagram
VDD
PECL_CLK
PECL_CLK#
TCLK
TCLK_SEL
SYNC_OE
TS#
0
1
VDDC
12
Q0-Q11
Pin Configuration
Q0
VDDC
Q2
VDDC
27
26
VSS
Q1
VSS
Q3
25
24
23
22
21
20
19
18
17
32
31
30
TCLK_SEL
TCLK
PECL_CLK
PECL_CLK#
SYNC_OE
TS#
VDD
VSS
1
2
3
4
5
6
7
8
29
28
CY29948
9
10
11
12
13
14
15
16
VSS
Q4
VDDC
Q5
VSS
Q6
VDDC
Q7
VSS
Q9
VDDC
Q10
VDDC
Q8
VSS
Q11
Cypress Semiconductor Corporation
Document Number: 38-07288 Rev. *E
198 Champion Court
San Jose
,
CA 95134-1709
408-943-2600
Revised May 2, 2011
[+] Feedback
第一批SensorTile开发套件到货了~~先给网友晒晒
:pleased:今收大箱子一个,就是论坛正在举行的SensorTile开发大赛指定采用的开发套件——第一批SensorTile已经抵达论坛270157270158 想玩的网友,没报名的>>点此了解大赛详情,走起报名啦 ......
nmg ST传感器与低功耗无线技术论坛
测评活动预告:CY8CKIT-149 PSoC® 4100S Plus Prototyping Kit
CY8CKIT-149 PSoC® 4100S Plus Prototyping Kit 测评活动即将开始~~ 先来看看这个板子 385060 链接:http://www.cypress.com/documenta ... lus-prototyping-kit Cypress ......
okhxyyo 单片机
承接电子设计(单片机)项目
承接电子设计(单片机)项目 (一)、PCB LAYOUT(2层 or 4层) 老牛承接专业抄板、画板,质优价廉,可每天查看画板进度,有问题及时沟通。 可加我QQ看画过的样板,因为老牛是个人接活,所以 ......
usbabc 嵌入式系统
hub usb功能测试求大神指点
小弟公司是从事自动化设备开发的,现有一个测试项目 客户产品hub usb需要做一些功能测试如下: A口数据读速度:输入电压12.4V,侦测USB3.0读速度,读速度80-100MB/s A口数据写速度:输 ......
张三三666 综合技术交流
【问TI】如果只擦写部分flash块
sdflash 是不是api 算法是不可改变的,它会整块擦写flash .如果我只是想进行部分擦写,是否需要将API集成到我的程序中。...
安_然 微控制器 MCU
如何判断哪款MSP430适合您的LCD应用
随着 MSP430 的发展,各种外设, 包括我们挚爱的 LCD 都获得了发展。在最新MCU中,段数、时钟分频器以及段可编程性等特性也都得到进一步扩展。与过去相比,现在可更简单地分别控制每一段 ......
Aguilera 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1127  1309  1172  1745  1138  23  27  24  36  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved