电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA429M000BG

产品描述LVPECL Output Clock Oscillator, 429MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA429M000BG概述

LVPECL Output Clock Oscillator, 429MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA429M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率429 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
重新认识一下《隔离度》
摘自<射频电路与芯片设计> 641016 RF模块间的隔离性研究可以被分成两个阶段:20世纪50年代到20世纪80年代,在RFIC发展以前,研究工作主要集中在如何保护电路。只要电子设备包含RF模 ......
btty038 无线连接
INA106的带宽
INA106在处理小信号时,放大10倍,正常,但是当信号增大时,输出信号失真,不知道该如何解决?希望大家提意见。...
yangqi123 模拟电子
快递到手,秀秀板子
非常高兴的收到了板子,没相当昨天晚上8点发出的今天早上9.40就到了,速度之快。感谢soso和智慧六月!这几天他们一直忙碌的为我们操办板子的事情,非常感动,我会努力完成任务,争取在最短的时 ......
fxw451 微控制器 MCU
高效率LED驱动电源设计全解
本帖最后由 led2015 于 2020-4-29 23:25 编辑 随着LED生产成本下降,越来越多应用开始采用这类组件,包括手持装置、汽车电子和建筑照明等。LED拥有高可靠性、良好效率和超快响应速度,所 ......
led2015 电源技术
四层板中,顶层和底层元件能同时通过过孔(通孔)同时与底层或电源层连接吗?
本帖最后由 hbsimon 于 2016-12-22 22:47 编辑 我现在设计四层板中,顶层和底层元件能同时通过过孔(通孔)同时与中间底层或电源层连接吗?还是只能分别通过盲孔连接? ...
hbsimon PCB设计
请STM32FAE一定要看一下这个问题
芯片型号:" STM32F103C6T6AGHAAV 93 CHN841"这个版本的TIM4 不能用. 但这个型号: " STM32F103C6T6990VD 93 MYS 806"TIM4 功能是正常的. 同样的程序,同样的板子 更换芯片就正常 ......
rgqy stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2832  725  969  2566  2697  52  48  59  27  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved