电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB541M000BGR

产品描述LVPECL Output Clock Oscillator, 541MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB541M000BGR概述

LVPECL Output Clock Oscillator, 541MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB541M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率541 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
C2000不能再次中断的问题及原因分析、解决办法
C2000LF2407捕获不能再次终端的问题:2407设置好了捕获中断相关的所有寄存器后,利用捕获中断采集波形的沿信息,采集一定数目之后,停止中断,然后处理。但是第二次再启动采集的时候,却不能进 ......
Jacktang 微控制器 MCU
MSP430单片机阻塞性菜单程序设计
主程序mian /* 菜单程序范例(温度报警器) 说明:在《温度计_基本原理》程序中,已经实现了一个温度测量和显示的系统,为其 添加菜单。 ......
fish001 微控制器 MCU
求助
本帖最后由 paulhyde 于 2014-9-15 09:03 编辑 求一个简单好用的函数信号发生器电路,请大家帮帮忙。 ...
sjm070 电子竞赛
记录一次竞争与冒险的实测(HDL代码中的组合电路的信号作为时钟,毛刺带来的影响)
本帖最后由 mars4zhu 于 2022-11-3 08:50 编辑 竞争与冒险的实测 记录一次HDL代码中的组合电路的信号作为时钟,毛刺带来的影响 两种代码实现流水灯效果,以下代码运行正确的流 ......
mars4zhu FPGA/CPLD
这么做缓冲器的话 运放上升速率吃得消么
213292 ...
BHG 模拟与混合信号
其实原来的“模电”与“数电”是水火不容的!
以前,村里有个小伙叫“模电”,浓眉大眼,身高力壮,村里的大事小情都要找他。引得众多小mm纷纷拜倒在他脚下,那可真是风光无限。不料,好景不长,某天不知从哪里来了个叫“数电”的帅哥,虽然 ......
btty038 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 12  519  2799  2781  665  1  11  57  56  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved