电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA977M000BG

产品描述LVPECL Output Clock Oscillator, 977MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA977M000BG概述

LVPECL Output Clock Oscillator, 977MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA977M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率977 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
基于P16F877A单片机的数字时钟设计
#include #include main() { int a=1,b,z,h=1; int s1=0,s2=0,s3=0,s4=0; int n1=0,n2=0,n3=0,n4=0; int m1=0,m2=0,m3=0,m4=0; int LED1,LED2,LED3,LED4,RA1,t,time; stati ......
烦恼烦恼很烦恼 Microchip MCU
【操作教程】ATG-2042功率信号源,一机双功能
【操作教程】ATG-2042功率信号源,一机双功能 ...
aigtekatdz 测试/测量
求一块TMS320F28335的核心板!!
穷学生一个,想学C2000系列,求一块核心板或者低价开发板,TMS320F28335的。。。...
jianping-sun 淘e淘
【你问我答】关于论坛的人气和DIY活动的关系探讨。。。
来EE家也有一段时间了,总觉的EE坛子人气欠旺~~~ 像EE这样的大众化论坛,人气靠什么,大伙都知道,靠网友的多多参与。 但主要靠哪些层次的网友呢?俺认为,如同一个国家的发达一样,靠中 ......
xuyiyi DIY/开源硬件专区
ADuc7026学习-最小系统板制板(2)
本帖最后由 dj狂人 于 2015-1-7 11:46 编辑 之前论坛搞活动,申请了片ADuc7026,拿到芯片后就网上找资源自己做了块板,这块板好久之前就做出来,只 是一直没空把元件焊上去,最 ......
dj狂人 ADI 工业技术
【Iprober 520电流探头】磁场模式的测试与测试总结
本帖最后由 gyp1 于 2019-9-30 16:40 编辑 磁场模式的测试与测试总结 本次测试是基于磁场模式进行测试,测试目标为电机驱动板的驱动电源电路部分,本次只是通过探头的磁场模式对这部分的 ......
gyp1 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1031  1362  1278  4  2580  4  57  18  44  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved