电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550FFFREQBG

产品描述LVDS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-6
产品类别无源元件    振荡器   
文件大小691KB,共45页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550FFFREQBG概述

LVDS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-6

550FFFREQBG规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性COMPLEMENTARY OUTPUT; TRI-STATE; OUTPUT ENABLE; TRAY
最大控制电压2.5 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率75 ppm
频率稳定性50%
线性度10%
制造商序列号SI550
安装特点SURFACE MOUNT
最大工作频率945 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
请教前辈
我是学习电子信息工程的.想向各位前辈请教下,.如果我出去工作,就社会需要而言,我都需要掌握那些学科的知识,望各位指点一二.我有在移动公司网络工程部做基站维护的工作经历...
loujianfeng 工作这点儿事
用RT5350设计的wifi core(原理图和PCB)
本帖最后由 chenzhufly 于 2014-9-30 17:26 编辑 板子是一位朋友设计的,我就贡献出来了,但是他调试有问题,大家也可以帮忙检查检查 PCB图如下: 173691 工程文件: 173692 ...
chenzhufly 无线连接
硬件电子工程师
硬件电子工程师 本帖最后由 wh2008 于 2009-3-27 12:37 编辑 ]...
wh2008 单片机
哪位高手知道DMX512协议
哪位高手知道DMX512协议。给小弟讲讲啊...
tong7127 51单片机
Wi-Fi&BLE SoC NANO主控板(WBRU)开发板 XANWE先未 评测01--摄影欣赏
Wi-Fi&BLE SoC NANO主控板(WBRU)开发板 XANWE先未 评测01--摄影欣赏 性能,价格,实用型,稳定性,颜值,哪个更重要? 对于芯片来说,当然是性能价格还有稳定性,是应用产品级的必选项 ......
xanwe 无线连接
也谈技术人员发展方向及嵌入式学习
关于技术人员发展方向的问题相信是大家所关注的问题,现在谈谈我的想法 对于技术人员可以选择以下几个方向 一, 继续做技术, 做技术比较稳定,是一个撑不死,饿 ......
linguoxian 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 966  903  2172  1429  1804  39  7  12  23  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved