电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA197M000DGR

产品描述LVPECL Output Clock Oscillator, 197MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA197M000DGR概述

LVPECL Output Clock Oscillator, 197MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA197M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率197 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
stm32 i2c 从模式求助
本帖最后由 weizhongc 于 2017-11-17 09:40 编辑 (开发平台硬件使用16M外部晶振,cpu时钟设置为48M,mcu stm32f103cbt6) i2c从模式的操作,发现只能做读操作,是可以一直读下去的 ......
weizhongc stm32/stm8
交流正弦波升压电路及仿真结果
最近在研究同步电机无传感器位置估算,利用高频正弦波注入法估算电机转子位置,在此过程中需要将交流正弦波进行升压,本期将为大家分享利用Multisim搭建的正弦波升压电路。 首先看搭建的电 ......
灞波儿奔 模拟与混合信号
dsp28335adc的外接电阻问题
adc必须外接一个22k的电阻,这有什么用呢?...
malicious 微控制器 MCU
分享放大器典型故障分析方法
一、电压放大器典型故障分析 现象1、工作点发生很大变化,导致晶体管截止。这样,要么产生幅度失真,要么完全没有输出。 故障:偏置元件开路或阻值变大。 现象2、工作点发生 ......
Aguilera 模拟与混合信号
【教你一招】做好采购的N种技巧和途径
最近网站上有很多朋友问"如何去采购,怎样才能做好采购",希望我的这篇文章会对大家有所帮助! 采购分为很多类,最直接的两大类就是在终端运营商作采购(直接采购加工或生产某种产品的零件)和在贸 ......
464408230 FPGA/CPLD
4X4键盘矩阵代码分享
module key( input clk, input rst, input row, // 矩阵键盘 行 output reg col, // 矩阵键盘 列 output reg keyboard_val // 键盘值 ); //++++++++++++++++++++++++++++++++ ......
eeleader-mcu FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 36  511  1665  2449  2779  15  4  1  55  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved